Obsluha periferních operací, přerušení a jeho obsluha, vybavení systémových sběrnic

Rozměr: px
Začít zobrazení ze stránky:

Download "Obsluha periferních operací, přerušení a jeho obsluha, vybavení systémových sběrnic"

Transkript

1 Obsluha periferních operací, přerušení a jeho obsluha, vybavení systémových sběrnic 1

2 Cíl přednášky Zabývat se principy využití principů přerušení. Popsat, jak se tyto principy odrazily v konstrukci systémových sběrnic personálních počítačů. 2

3 Ilustrační příklad CD Řadič IDE Systémová sběrnice paměť HDD procesor Obr. 1 3

4 Techniky realizace periferních operací Techniky související s realizací přenosu mezi periferním zařízením a naopak: - programová obsluha periferních operací, - využití techniky přerušení, - využití techniky přímého přístupu do paměti (DMA). Obr. 1 přenos dat z CD na HDD proběhne ve 2 fázích nejprve přenos z CD do paměti, pak z paměti na HDD. Rozdíl mezi programovou obsluhou a DMA při DMA nebude ve hře procesor. První dva principy souvisejí spíše se způsobem, jak se procesor dozví o skončení periferní operace. Třetí princip (DMA) je technikou realizace vlastního přenosu dat v jednom z možných směrů přenosu. Každá z technik potřebuje odlišné technické a programové vybavení projevilo se i v konstrukci personálních počítačů (komponenty řadiče přerušení, řadiče DMA, systémové sběrnice a jejich vybavení). 4

5 Programová obsluha periferních operací Externí zařízení počítače procesor Procesor se jednotlivých zařízení postupně dotazuje na stav realizace periferní operace. Anglický termín polling (průzkum, dotaz) postihuje princip metody. Charakteristika: výrazné zatížení procesoru. Obr. 2 5

6 Programová obsluha periferních operacízjišťování stavu (konec operace) Možné techniky: - V externích adaptérech existuje stavový registr, obsahuje bit konec operace. Obsah stavového registru je nutné při každém zjišťování stavu přenést do registru procesoru a pak testovat stav bitu konec operace. - Stav bitu konec operace je možné testovat instrukcí podmíněného skoku (tzn. instrukcí jsme schopni sáhnout na bit konec operace a podle jeho stavu pokračovat dále (pokračování periferní operace na tomto externím zařízení nebo testování stavu další periferní operace). Technika přijatá v PC: technika stavových registrů. 6

7 Technika přerušení procesor Žádosti o přerušení Externí zařízení počítače Procesor se nedotazuje na stav realizace periferní operace, externí zařízení generují žádosti v okamžiku potřeby obsluhy. Charakteristika: menší zatížení procesoru. Pro tyto účely musí být vybaven počítač. Obr. 3 7

8 Technika přerušení vybavení počítače Nutné vybavení především řadič přerušení. Funkce řadiče přerušení předzpracovat žádosti o přerušení, pro procesor vybrat přerušení, které má nejvyšší prioritu. Výrazné pozitivum redukuje se počet vývodů pouzdra procesoru. Žádosti o přerušení jsou přivedeny na vstup řadiče přerušení (nikoliv na vstup procesoru) komunikace mezi řadičem přerušení a procesorem se odehrává na menším počtu signálů. Stav v PC: - nejprve řadič I8259 (PIC - Programmable Interrupt Controller) - později I82489DX (APIC Advanced Programmable Interrupt Controller), - různé systémové sběrnice (ISA/PCI) odlišné techniky generování žádosti o přerušení. 8

9 Vnitřní přerušení Technika přerušení další pojmy - Přerušení generovaná zařízeními, která jsou na stejném čipu jako procesor. - Může to být např. sériový nebo paralelní port, časovač. - V sestavách s procesory Intel tomu tak není, protože žádosti o přerušení jsou přiváděny na vstup řadiče přerušení, který je součástí jiného čipu než procesor. Vnější přerušení - Taková přerušení, která jsou přiváděna zvenčí z hlediska procesoru, tzn. nejsou generovaná na stejném čipu jako procesor. - Tato alternativa platí pro stavebnice s procesory Intel - přerušení jsou z hlediska procesoru vnější - jsou přiváděna přes systémovou sběrnici. 9

10 Technika přerušení Čím je třeba se zabývat při studiu konkrétního systému přerušení: - prostředky systémové sběrnice, - konstrukcí řadiče sběrnice, - způsobem řízení řadiče sběrnice (registry řadiče), - způsob komunikace s procesorem, - způsob předání informace procesoru o tom, které přerušení bude obsluhováno jako další (instrukce skoku s adresou počátku obslužné rutiny, skok na adresu, využití techniky vektoru přerušení). - architektury, v nichž může být řadič přerušení použit (např. jednoprocesorové/víceprocesorové). - konstrukce obslužných rutin. 10

11 Počítač s řadičem přerušení I8259 Řadič přerušení I8259 byl šit na míru sběrnici ISA. Byla použita technika vektoru přerušení coby ukazatele do tabulky přerušovacích vektorů. Vektor přerušení osmibitová kombinace (256 kombinací). Tabulka přerušovacích vektorů: 256 položek ve tvaru segment:offset (4 slabiky) adresa začátku obslužné rutiny přerušení => je potřeba 256 x 4 slabiky = 1024 slabik (1 KB). V tabulce přerušovacích vektorů jsou začátky obslužných rutín nejenom hardwarových přerušení, ale také od instrukcí INT n (v tomto případě je n (8 bitů) rovněž ukazatelem do tabulky přerušovacích vektorů. Programová přerušení využíváno např. službami DOSu a BIOSu. Princip využití služeb (např. zápis sektoru na disk, zobrazení znaku na monitoru): napřed zadají se parametry (definováno patřičnou službou) spolu s příp. daty, která mají být zpracována, instrukcí INT se služba provede. Umístění parametrů v registrech procesoru, data v paměti. 11

12 Posloupnost činností při obsluze přerušení 1. vznik požadavku Systémová sběrnice 2. řadič přerušení vektor přerušení INTA INT procesor 6. tabulka přerušovacích vektorů adresa obslužné rutiny Obr. 4 paměť 7. 12

13 Posloupnost kroků při obsluze přerušení 1. Vznik požadavku: je generován některým adaptérem. 2. Předání požadavku: požadavek se předává pomocí linky IRQx vstup/výstupní sběrnice (např. ISA). 3. Reakce řadiče přerušení: Řadič přerušení reaguje na tuto situaci generováním signálu INTR do procesoru. 4. Reakce procesoru: Procesor reaguje posláním 2 pulsů INTA do řadiče přerušení. 5. Typ přerušení: První puls INTA je tzv. potvrzovací, během druhého signálu pak řadič přerušení posílá přes datovou sběrnici osmibitovou hodnotu reprezentující typ přerušení. 6. Výpočet ukazatele do tabulky přerušení: Procesor přepočítá typ přerušení na ukazatel do tabulky přerušení - 4 x typ přerušení - a po adresové sběrnici vyšle adresu položky, na které jsou 4 slabiky ukazatele na obslužný program přerušení. 13

14 Konstrukce řadiče přerušení Registry řadiče přerušení (programovatelné): Vnitřní registry: Vstupní registr IRR - do něj jsou zachycovány žádosti o přerušení. Maskovací registr IMR - "1" zapsaná v patřičném bitě maskuje odpovídající žádost a systém na ni nebude reagovat. Registr žádostí v obsluze ISR - odráží úroveň přerušení, která je právě obsluhována mikroprocesorem. Řídicí registry např. způsob zpracování priorit. 14

15 Architektura počítače s řadičem přerušení PIC logika generování NMI řadič přerušení I8259 (kaskádní propojení 2 ks) 8 bitů adresové sběrnice I80826 NMI INTR INTA Takto to vypadalo v sestavě s procesorem I I80386/I80486 podobná architektura jak u I8O286, signál INTA byl však generován řadičem sběrnice. 15

16 Architektura počítače s řadičem přerušení PIC - komentář Mikroprocesor I80286 měl dva vstupy žádosti o přerušení: NMI - nemaskovatelné přerušení vyšší důležitost. Přerušení NMI se nastavuje od problémů typu chyba parity paměti signál PCK nebo od signálu IO CHCK, který indikuje problém na externím adaptéru (např. chybu parity paměti instalované na externím adaptéru nebo chybu parity vnitřní sběrnice na externím adaptéru). INTR - je generován řadiči přerušení řazenými kaskádně. 12 vstupů řadiče přerušení je přístupných na konektoru V/V kanálu (ISA sběrnici). Zbývající jsou použity jako žádosti z podsystémů systémové desky (IRQ0 - žádost časovače 0, IRQ1 - adaptér klávesnice, IRQ13 - koprocesor). 16

17 Řešení problému přerušení v Pentiu Po více jak 10 letech využívání řadiče přerušení 8259A (PIC) - vyvinula firma Intel řadič přerušení Advanced Programmable Interrupt Controller APIC 82489DX. Řadič 8259A byl synchronizován kmitočtem 8 Mhz, řadič 82489DX byl v začátcích vyráběn pro frekvence 33 MHZ, později 55 Mhz (v současnosti i pro vyšší frekvence) rozdíl oproti frekvencím procesorů. Všechny vnitřní registry tohoto řadiče jsou 32 bitové (na rozdíl od 8 bitových registrů řadiče 8259A). Firma Intel doporučuje, aby registry APIC byly mapovány do adresového prostoru operační paměti zvýší se tím výkon. Řadič APIC 82498DX - pouzdro se 132 vývody. Architektura řadiče 82489DX je založena na alternativě použití tohoto prvku v multiprocesorových aplikacích. 17

18 Architektura víceprocesorového systému s řadičem přerušení APIC Pentium Pentium Pentium APIC 82489DX Local Interrupt Unit I/O Interrupt Unit APIC 82489DX Local Interrupt Unit I/O Interrupt Unit Sběrnice ICC APIC 82489DX Local Interrupt Unit I/O Interrupt Unit skupina V/V zařízení skupina V/V zařízení Obr. 5 skupina V/V zařízení 18

19 Advanced Programmable Interrupt Controller V řadiči je Local interrupt unit (lokální jednotka přerušení) a I/O interrupt unit (V/V jednotka přerušení). Lokální jednotka je napojena na lokální ( své ) Pentium, V/V jednotka přerušení je přes sběrnici ICC spojena s ostatními lokálními jednotkami přerušení. Pokud není lokální jednotka přerušení v okamžiku vzniku přerušení volná, může V/V jednotka svůj požadavek na přerušení přenést na jinou než svou lokální jednotku přes sběrnici ICC. V takové konfiguraci není procesor obsluhující požadavek na přerušení přerušen, pokud vznikne další požadavek na přerušení v jeho řadiči přerušení, ten je obsloužen v jiném procesoru (jsou pochopitelně zvažovány priority). 19

20 Techniky spouštění přerušení využité v PC Dva principy: - přerušení spouštěná hranou, - přerušení spouštěná úrovní. Každá z těchto technik představuje jiný způsob technického vybavení, nabízí jiné možnosti konstrukce prostředků systémové sběrnice. Přerušení spouštěná hranou - Detekování žádosti o přerušení a její následná obsluha jsou spouštěny hranou žádosti o přerušení (nástupnou nebo sestupnou). Generování žádosti o přerušení se odehraje na základě přechodu PZ ze stavu "provádění periferní operace" do stavu "periferní operace skončila". - Každá žádost o přerušení je vedena do počítače přes svůj vlastní a nesdílený kontakt v konektoru systémové sběrnice. 20

21 Přerušení spouštěná hranou pokračování - Každému přerušení je přidělen vlastní a jednoznačný vektor přerušení. - Každý vektor přerušení identifikuje jednoznačně obslužnou rutinu přerušení, která bude spuštěna => pro každé zařízení a s ním spojené přerušení existuje jedna obslužná rutina. - Součástí obslužné rutiny přerušení nemusí být procedura, která zjišťuje, které zařízení žádalo o přerušení - identifikace je dána jednoznačně číslem přerušení v systémové sběrnici. - Žádosti o přerušení nelze spojovat montážním součinem do jednoho signálu systémové sběrnice. Nevýhoda: počet připojitelných zařízení je omezený, je dán počtem signálů "žádost o přerušení" v systémové sběrnici. 21

22 Přerušení spouštěná hranou pokračování konektor systémové sběrnice do řadiče přerušení žádosti o přerušení od V/V zařízení Na každém signálu (vodiči) žádosti se objeví hrana, ta nastaví patřičný bit v registru IRR. Stav bitu ve stavu 1 musí se zahájit obsluha žádosti o přerušení. Tato technika neumožňuje slučovat signály do montážního součinu další hrana se v registru (jednom jeho klopném obvodě) nezachytí. Tato technika byla využita ve sběrnici ISA. 22

23 Přerušení spouštěná úrovní - Více zařízení generuje žádost o přerušení do jednoho signálu systémové sběrnice. - Generování žádosti - signál na tomto vodiči je na úrovni "0" (na nízkou úroveň). - Ve všech zařízeních, která takto generují žádost o přerušení, je tento signál realizován jako "výstup s otevřeným kolektorem". - Společný vodič musí být buzen přes odpor definované hodnoty z +5V -zajištění klidové hodnoty. - Takto "spojené" žádosti o přerušení mají společný vektor přerušení => obslužná rutina přerušení musí nejprve zjistit, které ze zařízení žádalo o přerušení, např. z informace o stavu (klasickou technikou polling toto musí provést obslužná rutina přerušení (ISR Interrupt Service Routine). 23

24 napájení Přerušení spouštěná úrovní pokračování konektor systémové sběrnice do řadiče přerušení žádosti o přerušení od V/V zařízení Výstupy hradel s otevřeným kolektorem je možné slučovat do montážního součinu. Klidový stav - žádost není generována signál je na úrovni H (napájení). Je generována žádost od některého zařízení na patřičném vodiči se objeví úroveň L. Po obsloužení se úroveň vrátí zpět na úroveň H, pokud mezitím nevznikla žádost od dalšího zařízení napojeného do této žádosti. Pokud byla generována, pak patřičný sběrnicový signál žádosti zůstane na úrovni L a musí být obsloužen. Tato technika je využita ve sběrnici PCI. 24

Periferní operace využívající přerušení

Periferní operace využívající přerušení Periferní operace využívající přerušení Základní pojmy proč přerušení? PZ jsou ve velké většině případů elektromechanická zařízení. Mechanická část - vlastní realizace periferní operace (provádí se asynchronně

Více

Další aspekty architektur CISC a RISC Aktuálnost obsahu registru

Další aspekty architektur CISC a RISC Aktuálnost obsahu registru Cíl přednášky: Vysvětlit principy práce s registry v architekturách RISC a CISC, upozornit na rozdíly. Vysvětlit možnosti využívání sad registrů. Zabývat se principy využívanými v procesorech Intel. Zabývat

Více

Přerušovací systém s prioritním řetězem

Přerušovací systém s prioritním řetězem Přerušovací systém s prioritním řetězem Doplňující text pro přednášky z POT Úvod Přerušovací systém mikropočítače může být koncipován několika způsoby. Jednou z možností je přerušovací systém s prioritním

Více

Přednášející: Zdeněk Kotásek. Ústav počítačových systémů, místnost č. L322

Přednášející: Zdeněk Kotásek. Ústav počítačových systémů, místnost č. L322 PERIFERNÍ ZAŘÍZENÍ Přednášející: Zdeněk Kotásek Ústav počítačových systémů, místnost č. L322 1 Charakteristika předmětu Předmět zaměřený na principy řízení periferních operací, sběrnice systémové, sběrnice

Více

Základní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic.

Základní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic. Základní principy konstrukce systémové sběrnice - shrnutí Shrnout základní principy konstrukce a fungování systémových sběrnic. 1 Co je to systémová sběrnice? Systémová sběrnice je prostředek sloužící

Více

Principy činnosti sběrnic

Principy činnosti sběrnic Cíl přednášky: Ukázat, jak se vyvíjely architektury počítačů v souvislosti s architekturami sběrnic. Zařadit konkrétní typy sběrnic do vývojových etap výpočetních systémů. Ukázat, jak jsou tyto principy

Více

Přednášející: Zdeněk Kotásek. Ústav počítačových systémů, místnost č. L322

Přednášející: Zdeněk Kotásek. Ústav počítačových systémů, místnost č. L322 PERIFERNÍ ZAŘÍZENÍ Přednášející: Zdeněk Kotásek Ústav počítačových systémů, místnost č. L322 1 Charakteristika předmětu Předmět zaměřený na principy řízení periferních operací, sběrnice systémové, sběrnice

Více

Metody připojování periferií

Metody připojování periferií Metody připojování periferií BI-MPP Přednáška 3 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011

Více

Periferní operace využívající přímý přístup do paměti

Periferní operace využívající přímý přístup do paměti Periferní operace využívající přímý přístup do paměti Základní pojmy Programová obsluha periferní operace řízení této činnosti procesorem. Periferní operace využívající přerušení řízení řadičem přerušení,

Více

Komunikace procesoru s okolím

Komunikace procesoru s okolím Komunikace procesoru s okolím Obvody umožňující komunikaci procesoru s okolím, zahrnujeme do tzv. podpůrných obvodů, které jsou součástí čipové sady základní desky. Ke komunikaci s okolím procesor používá

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informační systémy 2 Obsah: Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC ROM RAM Paměti typu CACHE IS2-4 1 Dnešní info: Informační systémy 2 03 Informační systémy

Více

Obecné principy konstrukce systémové sběrnice

Obecné principy konstrukce systémové sběrnice Obecné principy konstrukce systémové sběrnice 1 Osnova přednášky Výčet funkcí systémové sběrnice implementace těchto funkcí ve sběrnici PCI. Cílem této prezentace je poskytnout studentům výčet funkcí systémové

Více

AGP - Accelerated Graphics Port

AGP - Accelerated Graphics Port AGP - Accelerated Graphics Port Grafiku 3D a video bylo možné v jisté vývojové etapě techniky pracovních stanic provozovat pouze na kvalitních pracovních stanicích (cena 20 000 USD a více) - AGP představuje

Více

Systémová sběrnice, souvislost architektury počítače a systémové

Systémová sběrnice, souvislost architektury počítače a systémové Systémová sběrnice, souvislost architektury počítače a systémové sběrnice, principy činnosti Některé aspekty V/V sběrnic Cíl přednášky: Ukázat, jak se vyvíjely architektury počítačů v souvislosti s architekturami

Více

Přerušení POT POT. Přerušovací systém. Přerušovací systém. skok do obslužného programu. vykonávaný program. asynchronní událost. obslužný.

Přerušení POT POT. Přerušovací systém. Přerušovací systém. skok do obslužného programu. vykonávaný program. asynchronní událost. obslužný. 1 Přerušení Při výskytu určité události procesor přeruší vykonávání hlavního programu a začne vykonávat obslužnou proceduru pro danou událost. Po dokončení obslužné procedury pokračuje výpočet hlavního

Více

Mikrokontroléry. Doplňující text pro POS K. D. 2001

Mikrokontroléry. Doplňující text pro POS K. D. 2001 Mikrokontroléry Doplňující text pro POS K. D. 2001 Úvod Mikrokontroléry, jinak též označované jako jednočipové mikropočítače, obsahují v jediném pouzdře všechny podstatné části mikropočítače: Řadič a aritmetickou

Více

Přerušovací systém 12.přednáška

Přerušovací systém 12.přednáška Přerušovací systém 12.přednáška Přerušovací systém Pomocí přerušení procesor reaguje na asynchronní události. Přerušení znamená přechod na vykonávání obsluhy přerušení (součást OS). Po vykonání ošetření

Více

KONSTRUKCE SBĚRNICE PCI

KONSTRUKCE SBĚRNICE PCI KONSTRUKCE SBĚRNICE PCI 1 Obsah přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů sběrnice

Více

Pozice sběrnice v počítači

Pozice sběrnice v počítači SBĚRNICE - souhrn Pozice sběrnice v počítači Systémová sběrnice nebo vstup/výstupní sběrnice. Systémová sběrnice komunikace mezi procesorem a ostatními komponentami počítače Operace: zápis/čtení do/z registru,

Více

Profilová část maturitní zkoušky 2014/2015

Profilová část maturitní zkoušky 2014/2015 Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2014/2015 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 26-41-M/01 Elektrotechnika Zaměření: technika

Více

Seriové ATA, principy, vlastnosti

Seriové ATA, principy, vlastnosti Seriové ATA, principy, vlastnosti Snahy o zvyšování rychlosti v komunikaci s periferními zařízeními jsou velmi problematicky naplnitelné jedním z omezujících faktorů je fyzická konstrukce rozhraní a kabelů.

Více

Architektura počítače

Architektura počítače Architektura počítače Výpočetní systém HIERARCHICKÁ STRUKTURA Úroveň aplikačních programů Úroveň obecných funkčních programů Úroveň vyšších programovacích jazyků a prostředí Úroveň základních programovacích

Více

Vrstvy periferních rozhraní

Vrstvy periferních rozhraní Vrstvy periferních rozhraní Cíl přednášky Prezentovat, jak postupovat při analýze konkrétního rozhraní. Vysvětlit pojem vrstvy periferních rozhraní. Ukázat způsob využití tohoto pojmu na rozhraní RS 232.

Více

Inovace výuky prostřednictvím ICT v SPŠ Zlín, CZ.1.07/1.5.00/ Vzdělávání v informačních a komunikačních technologií

Inovace výuky prostřednictvím ICT v SPŠ Zlín, CZ.1.07/1.5.00/ Vzdělávání v informačních a komunikačních technologií VY_32_INOVACE_31_09 Škola Název projektu, reg. č. Vzdělávací oblast Vzdělávací obor Tematický okruh Téma Tematická oblast Název Autor Vytvořeno, pro obor, ročník Anotace Přínos/cílové kompetence Střední

Více

Jak studovat systémovou sběrnici

Jak studovat systémovou sběrnici Jak studovat systémovou sběrnici 1 Osnova přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů

Více

Výstavba PC. Vývoj trhu osobních počítačů

Výstavba PC. Vývoj trhu osobních počítačů Výstavba PC Vývoj trhu osobních počítačů Osobní počítač? Sálový počítač (Mainframe) IBM System/370 model 168 (1972) Minipočítač DEC PDP-11/70 (1975) Od 60. let počítač byl buď velký sálový nebo mini, stroj,

Více

Sériové rozhraní IDE (ATA)

Sériové rozhraní IDE (ATA) Sériové rozhraní IDE (ATA) 1 Nevýhody paralelních rozhraní Paralelní přenosy se dostaly do stavu, kdy další zvyšování rychlosti bylo nemožné. Důvody: Při vyšších rychlostech vzniká problém dodržení časové

Více

Systém řízení sběrnice

Systém řízení sběrnice Systém řízení sběrnice Sběrnice je komunikační cesta, která spojuje dvě či více zařízení. V určitý okamžik je možné aby pouze jedno z připojených zařízení vložilo na sběrnici data. Vložená data pak mohou

Více

Akademický rok: 2004/05 Datum: Příjmení: Křestní jméno: Osobní číslo: Obor:

Akademický rok: 2004/05 Datum: Příjmení: Křestní jméno: Osobní číslo: Obor: Západočeská univerzita v Plzni Písemná zkouška z předmětu: Zkoušející: Katedra informatiky a výpočetní techniky Počítačová technika KIV/POT Dr. Ing. Karel Dudáček Akademický rok: 2004/05 Datum: Příjmení:

Více

Řízení IO přenosů DMA řadičem

Řízení IO přenosů DMA řadičem Řízení IO přenosů DMA řadičem Doplňující text pro POT K. D. 2001 DMA řadič Při přímém řízení IO operací procesorem i při použití přerušovacího systému je rychlost přenosu dat mezi IO řadičem a pamětí limitována

Více

Úvod do architektur personálních počítačů

Úvod do architektur personálních počítačů Úvod do architektur personálních počítačů 1 Cíl přednášky Popsat principy proudového zpracování informace. Popsat principy zřetězeného zpracování instrukcí. Zabývat se způsoby uplatnění tohoto principu

Více

CHARAKTERISTIKY MODELŮ PC

CHARAKTERISTIKY MODELŮ PC CHARAKTERISTIKY MODELŮ PC Historie: červenec 1980 skupina 12 pracovníků firmy IBM byla pověřena vývojem osobního počítače 12. srpna 1981 byl počítač veřejně prezentován do konce r. 1983 400 000 prodaných

Více

KONSTRUKCE SBĚRNICE PCI

KONSTRUKCE SBĚRNICE PCI KONSTRUKCE SBĚRNICE PCI 1 Osnova přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů sběrnice

Více

3. Principy komunikace s perifériemi: V/V brány, programové řízení, přerušení, řešení priorit. Řadiče, DMA kanály. Popis činnosti DMA kanálu.

3. Principy komunikace s perifériemi: V/V brány, programové řízení, přerušení, řešení priorit. Řadiče, DMA kanály. Popis činnosti DMA kanálu. 3. Principy komunikace s perifériemi: V/V brány, programové řízení, přerušení, řešení priorit. Řadiče, DMA kanály. Popis činnosti DMA kanálu. Obsah 3. Principy komunikace s perifériemi: V/V brány, programové

Více

Základní deska (1) Parametry procesoru (2) Parametry procesoru (1) Označována také jako mainboard, motherboard

Základní deska (1) Parametry procesoru (2) Parametry procesoru (1) Označována také jako mainboard, motherboard Základní deska (1) Označována také jako mainboard, motherboard Deska plošného spoje tvořící základ celého počítače Zpravidla obsahuje: procesor (mikroprocesor) patici pro numerický koprocesor (resp. osazený

Více

Činnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus

Činnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Činnost CPU Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Hodinový cyklus CPU je synchronní obvod nutné hodiny (f CLK ) Instrukční cyklus IF = doba potřebná

Více

Cíl přednášky: Obsah přednášky:

Cíl přednášky: Obsah přednášky: Architektury počítačů na bázi sběrnice PCI Cíl přednášky: Vysvětlit principy architektur PC na bázi sběrnice PCI. Obsah přednášky: Základní architektury PC na bázi PCI. Funkce northbridge a southbridge.

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informatika 2 Technické prostředky počítačové techniky - 2 Přednáší: doc. Ing. Jan Skrbek, Dr. - KIN Přednášky: středa 14 20 15 55 Spojení: e-mail: jan.skrbek@tul.cz 16 10 17 45 tel.: 48 535 2442 Obsah:

Více

Metody připojování periferií BI-MPP Přednáška 1

Metody připojování periferií BI-MPP Přednáška 1 Metody připojování periferií BI-MPP Přednáška 1 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011

Více

Profilová část maturitní zkoušky 2015/2016

Profilová část maturitní zkoušky 2015/2016 Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2015/2016 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 26-41-M/01 Elektrotechnika Zaměření: technika

Více

Pokročilé architektury počítačů

Pokročilé architektury počítačů Pokročilé architektury počítačů Architektura IO podsystému České vysoké učení technické, Fakulta elektrotechnická A4M36PAP Pokročílé architektury počítačů Ver.1.00 2010 1 Co je úkolem? Propojit jednotlivé

Více

PCKIT LPT MODUL SBĚRNICE IOBUS PRO PC LPT. Příručka uživatele. Střešovická 49, Praha 6, s o f c o s o f c o n.

PCKIT LPT MODUL SBĚRNICE IOBUS PRO PC LPT. Příručka uživatele. Střešovická 49, Praha 6,   s o f c o s o f c o n. PCKIT LPT MODUL SBĚRNICE IOBUS PRO PC LPT Příručka uživatele Střešovická 49, 162 00 Praha 6, e-mail: s o f c o n @ s o f c o n. c z tel./fax : (02) 20 61 03 48 / (02) 20 18 04 54, http :// w w w. s o f

Více

Sběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry.

Sběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Systémov mová sběrnice 1 Sběrnicová architektura Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Single master jeden procesor na sběrnici, Multi master více

Více

HW počítače co se nalézá uvnitř počítačové skříně

HW počítače co se nalézá uvnitř počítačové skříně ZVT HW počítače co se nalézá uvnitř počítačové skříně HW vybavení PC Hardware Vnitřní (uvnitř počítačové skříně) Vnější ( ) Základní HW základní jednotka + zobrazovací zařízení + klávesnice + (myš) Vnější

Více

Komunikace mikroprocesoru s okolím Josef Horálek

Komunikace mikroprocesoru s okolím Josef Horálek Komunikace mikroprocesoru s okolím Josef Horálek Základní deska (mainboard) = Fyzicky jde o desku plošného spoje s mnoha elektronickými obvody a konektory připojení dalších periferií = Obvody desky určeny

Více

Počítač jako elektronické, Číslicové zařízení

Počítač jako elektronické, Číslicové zařízení Počítač jako elektronické, Číslicové Autor: Ing. Jan Nožička SOŠ a SOU Česká Lípa VY_32_INOVACE_1135_Počítač jako elektrornické, číslicové _PWP Název školy: Číslo a název projektu: Číslo a název šablony

Více

Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM

Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM 1 Požadavky na RDRAM - začátky Nové DRAM musí zajistit desetinásobné zvýšení šířky pásma srovnání výkonu procesoru a paměti. Náklady na výrobu a prodej

Více

CHARAKTERISTIKA MODERNÍCH PENTIÍ. Flynnova klasifikace paralelních systémů

CHARAKTERISTIKA MODERNÍCH PENTIÍ. Flynnova klasifikace paralelních systémů Úvod: CHARAKTERISTIKA MODERNÍCH PENTIÍ Flynnova klasifikace paralelních systémů Paralelní systémy lze třídit z hlediska počtu toků instrukcí a počtu toků dat: SI systém s jedním tokem instrukcí (Single

Více

Architektury CISC a RISC, uplatnění v personálních počítačích

Architektury CISC a RISC, uplatnění v personálních počítačích Architektury CISC a RISC, uplatnění v personálních počítačích 1 Cíl přednášky Vysvětlit, jak pracují architektury CISC a RISC, upozornit na rozdíly. Zdůraznit, jak se typické rysy obou typů architektur

Více

Přednášky o výpočetní technice. Hardware teoreticky. Adam Dominec 2010

Přednášky o výpočetní technice. Hardware teoreticky. Adam Dominec 2010 Přednášky o výpočetní technice Hardware teoreticky Adam Dominec 2010 Rozvržení Historie Procesor Paměť Základní deska přednášky o výpočetní technice Počítací stroje Mechanické počítačky se rozvíjely už

Více

Fakulta informačních technologií, VUT v Brně Ústav počítačových systémů Personální počítače, technická péče, cvičení. Sběrnice ISA

Fakulta informačních technologií, VUT v Brně Ústav počítačových systémů Personální počítače, technická péče, cvičení. Sběrnice ISA Fakulta informačních technologií, VUT v Brně Ústav počítačových systémů Personální počítače, technická péče, cvičení Sběrnice ISA Úloha č. 7 Zadání: 1. Seznamte se s rozmístěním signálů sběrnice ISA na

Více

Vrstvy periferních rozhraní

Vrstvy periferních rozhraní Vrstvy periferních rozhraní Úvod Periferní zařízení jsou k počítačům připojována přes rozhraní (interface). Abstraktní model periferního rozhraní sestává z vrstev, jejich hranice nejsou však vždy jasné

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informatika 2 Technické prostředky počítačové techniky - 2 Přednáší: doc. Ing. Jan Skrbek, Dr. - KIN Přednášky: středa 14 20 15 55 Spojení: e-mail: jan.skrbek@tul.cz 16 10 17 45 tel.: 48 535 2442 Obsah:

Více

Pohled do nitra mikroprocesoru Josef Horálek

Pohled do nitra mikroprocesoru Josef Horálek Pohled do nitra mikroprocesoru Josef Horálek Z čeho vycházíme = Vycházíme z Von Neumannovy architektury = Celý počítač se tak skládá z pěti koncepčních bloků: = Operační paměť = Programový řadič = Aritmeticko-logická

Více

Operační paměti počítačů PC

Operační paměti počítačů PC Operační paměti počítačů PC Dynamické paměti RAM operační č paměť je realizována čipy dynamických pamětí RAM DRAM informace uchovávána jako náboj na kondenzátoru nutnost náboj pravidelně obnovovat (refresh)

Více

Registrový model HDD

Registrový model HDD Registrový model HDD Charakteristika Pevný disk IDE v sestavě personálního počítače sestává z disku a jeho řadiče tyto dvě komponenty tvoří jeden mechanický celek. Procesor komunikuje s řadičem přes registry

Více

Vstupně - výstupní moduly

Vstupně - výstupní moduly Vstupně - výstupní moduly Přídavná zařízení sloužící ke vstupu a výstupu dat bo k uchovávání a archivaci dat Nejsou připojována ke sběrnici přímo, ale prostřednictvím vstupně-výstupních modulů ( ů ). Hlavní

Více

Principy konstrukce rozvodů V/V sběrnic

Principy konstrukce rozvodů V/V sběrnic Principy konstrukce rozvodů V/V sběrnic Historie a současnost Rozvody tzv. sálových počítačů - výrazně delší kabely než v dnešních sestavách např. personálních počítačů, rozvody realizovány paralelně,

Více

Sběrnice (bus) Sběrnice. Typy sběrnic, charakteristika, použití

Sběrnice (bus) Sběrnice. Typy sběrnic, charakteristika, použití Sběrnice. Typy sběrnic, charakteristika, použití Sběrnice (bus) Pod pojmem sběrnice obecně rozumíme soustavu vodičů, která umožňuje přenos signálů mezi jednotlivými částmi počítače. Pomocí těchto vodičů

Více

Technické prostředky počítačové techniky

Technické prostředky počítačové techniky Počítač - stroj, který podle předem připravených instrukcí zpracovává data Základní části: centrální procesorová jednotka (schopná řídit se posloupností instrukcí a ovládat další části počítače) zařízení

Více

Gymnázium Vysoké Mýto nám. Vaňorného 163, 566 01 Vysoké Mýto

Gymnázium Vysoké Mýto nám. Vaňorného 163, 566 01 Vysoké Mýto Gymnázium Vysoké Mýto nám. Vaňorného 163, 566 01 Vysoké Mýto Registrační číslo projektu Šablona Autor Název materiálu CZ.1.07/1.5.00/34.0951 III/2 INOVACE A ZKVALITNĚNÍ VÝUKY PROSTŘEDNICTVÍM ICT Mgr. Petr

Více

Z čeho se sběrnice skládá?

Z čeho se sběrnice skládá? Sběrnice Co je to sběrnice? Definovat sběrnici je jednoduché i složité zároveň. Jedná se o předávací místo mezi (typicky) více součástkami počítače. Sběrnicí však může být i předávací místo jen mezi dvěma

Více

ZÁKLADY PROGRAMOVÁNÍ. Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14

ZÁKLADY PROGRAMOVÁNÍ. Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14 ZÁKLADY PROGRAMOVÁNÍ Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14 Co je vhodné vědět, než si vybereme programovací jazyk a začneme programovat roboty. 1 / 14 0:40 1.3. Vliv hardware počítače na programování Vliv

Více

Architektura počítačů

Architektura počítačů Architektura počítačů Studijní materiál pro předmět Architektury počítačů Ing. Petr Olivka katedra informatiky FEI VŠB-TU Ostrava email: petr.olivka@vsb.cz Ostrava, 2010 1 1 Architektura počítačů Pojem

Více

Počítače Didaktik. Jan Lorenz. Semestrální projekt z X31SCS

Počítače Didaktik. Jan Lorenz. Semestrální projekt z X31SCS Počítače Didaktik Jan Lorenz Semestrální projekt z X31SCS Obsah Obsah...1 Úvod...2 Konstrukce počítače...3 Architektura Z80...4 Závěr...6 1 Úvod Jako celá řada kluků mé generace jsem si i já očekávání

Více

Principy konstrukce rozvodů V/V sběrnic

Principy konstrukce rozvodů V/V sběrnic Principy konstrukce rozvodů V/V sběrnic Historie a současnost Rozvody tzv. sálových počítačů - výrazně delší kabely než v dnešních sestavách počítačů, rozvody realizovány paralelně, bylo nutné řešit problémy

Více

TECHNICKÝ POPIS MODULU GRAFIK =============================

TECHNICKÝ POPIS MODULU GRAFIK ============================= listů: 8 list : 1 TECHNICKÝ POPIS MODULU GRAFIK ============================= zpracoval: Nevoral schválil: Cajthaml ZPA, k.p. Nový Bor, listopad 1985 4-151-00342-4 list: 1 list: 2 1. VŠEOBECNĚ Obvody realizované

Více

Hardware ZÁKLADNÍ JEDNOTKA

Hardware ZÁKLADNÍ JEDNOTKA Hardware ZÁKLADNÍ JEDNOTKA RNDr. Jan Preclík, Ph.D. Ing. Dalibor Vích Jiráskovo gymnázium Náchod Skříň počítače case druhy Desktop Midi tower Middle tower Big tower Hardware - základní jednotka 2 Základní

Více

Sběrnice. Parametry sběrnic: a. Přenosová rychlost - určuje max. počet bitů přenesených za 1 sekundu [b/s]

Sběrnice. Parametry sběrnic: a. Přenosová rychlost - určuje max. počet bitů přenesených za 1 sekundu [b/s] Sběrnice Sběrnice je soustava vodičů, které zajišťují propojení jednotlivých obvodů počítače. Používají se k přenosu dat, adres, řídicích a stavových signálů. Sběrnice v PC jsou uspořádaný hierarchicky

Více

Obvody a architektura počítačů. Jednoprocesorové počítače

Obvody a architektura počítačů. Jednoprocesorové počítače Obvody a architektura počítačů Jednoprocesorové počítače Josef Voltr, 2013 Modulární sestava počítače s jedním procesorem Postup činnosti počítače 1. procesor vyšle adresu pamětové buňky 2. paměť vyšle

Více

Cíl přednášky: Obsah přednášky:

Cíl přednášky: Obsah přednášky: Cíl přednášky: Vysvětlit principy konstrukce a principy činnosti sběrnice PCI, dát je do relace s obecnými principy konstrukce systémových sběrnic. Upozornit na odlišnosti konstrukce sběrnice PCI od předcházejících

Více

architektura mostů severní / jižní most (angl. north / south bridge) 1. Čipové sady s architekturou severního / jižního mostu

architektura mostů severní / jižní most (angl. north / south bridge) 1. Čipové sady s architekturou severního / jižního mostu Čipová sada Čipová sada (chipset) je hlavní logický integrovaný obvod základní desky. Jeho úkolem je řídit komunikaci mezi procesorem a ostatními zařízeními a obvody. V obvodech čipové sady jsou integrovány

Více

INFORMAČNÍ A KOMUNIKAČNÍ TECHNOLOGIE

INFORMAČNÍ A KOMUNIKAČNÍ TECHNOLOGIE Název školy: Střední odborná škola stavební Karlovy Vary Sabinovo náměstí 16, 360 09 Karlovy Vary Autor: Ing. Hana Šmídová Název materiálu: VY_32_INOVACE_12_HARDWARE_S1 Číslo projektu: CZ 1.07/1.5.00/34.1077

Více

Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM

Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM Paměti Rambus DRAM (RDRAM) Paměti Flash Paměti SGRAM 1 Požadavky na RDRAM - začátky Nové DRAM musí zajistit desetinásobné (?) zvýšení šířky pásma srovnání výkonu procesoru a paměti. Náklady na výrobu a

Více

Disková pole (RAID) 1

Disková pole (RAID) 1 Disková pole (RAID) 1 Architektury RAID Důvod zavedení RAID: reakce na zvyšující se rychlost procesoru. Pozice diskové paměti v klasickém personálním počítači vyhovuje pro aplikace s jedním uživatelem.

Více

PROCESOR. Typy procesorů

PROCESOR. Typy procesorů PROCESOR Procesor je ústřední výkonnou jednotkou počítače, která čte z paměti instrukce a na jejich základě vykonává program. Primárním úkolem procesoru je řídit činnost ostatních částí počítače včetně

Více

Koncepce DMA POT POT. Při vstupu nebo výstupu dat se opakují jednoduché činnosti. Jednotlivé kroky lze realizovat pomocí speciálního HW.

Koncepce DMA POT POT. Při vstupu nebo výstupu dat se opakují jednoduché činnosti. Jednotlivé kroky lze realizovat pomocí speciálního HW. p 1 Koncepce DMA Při vstupu nebo výstupu dat se opakují jednoduché činnosti. Jednotlivé kroky lze realizovat pomocí speciálního HW. Čekání na připravenost V/V Přenos paměť V/V nebo V/V paměť Posun pointeru

Více

Strojový kód. Instrukce počítače

Strojový kód. Instrukce počítače Strojový kód Strojový kód (Machine code) je program vyjádřený v počítači jako posloupnost instrukcí procesoru (posloupnost bajtů, resp. bitů). Z hlediska uživatele je strojový kód nesrozumitelný, z hlediska

Více

Procesor Intel Pentium (1) Procesor Intel Pentium (3) Procesor Intel Pentium Pro (1) Procesor Intel Pentium (2)

Procesor Intel Pentium (1) Procesor Intel Pentium (3) Procesor Intel Pentium Pro (1) Procesor Intel Pentium (2) Procesor Intel Pentium (1) 32-bitová vnitřní architektura s 64-bitovou datovou sběrnicí Superskalární procesor: obsahuje více než jednu (dvě) frontu pro zřetězené zpracování instrukcí (značeny u, v) poskytuje

Více

Procesor z pohledu programátora

Procesor z pohledu programátora Procesor z pohledu programátora Terminologie Procesor (CPU) = řadič + ALU. Mikroprocesor = procesor vyrobený monolitickou technologií na čipu. Mikropočítač = počítač postavený na bázi mikroprocesoru. Mikrokontrolér

Více

Sbě b r ě n r i n ce

Sbě b r ě n r i n ce Sběrnice Sběrnice paralelní & sériové PCI, PCI-X PCI Express, USB Typ přenosu dat počet vodičů & způsob přenosu interní & externí ISA, PCI, PCI express & USB, FireWare Lokální & universální VL Bus PCI

Více

Základy informatiky. 2. Přednáška HW. Lenka Carr Motyčková. February 22, 2011 Základy informatiky 2

Základy informatiky. 2. Přednáška HW. Lenka Carr Motyčková. February 22, 2011 Základy informatiky 2 Základy informatiky 2. Přednáška HW Lenka Carr Motyčková February 22, 2011 Základy informatiky 1 February 22, 2011 Základy informatiky 2 February 22, 2011 Základy informatiky 3 February 22, 2011 Základy

Více

Komunikace procesoru s okolím

Komunikace procesoru s okolím Komunikace procesoru s okolím systémová sběrnice FSB charakteristika, komunikační modely rozšiřující sběrnice typy a jejich charakteristika rozhraní počítače typy portů a jejich charakteristika, integrace

Více

Charakteristika dalších verzí procesorů v PC

Charakteristika dalších verzí procesorů v PC Charakteristika dalších verzí procesorů v PC 1 Cíl přednášky Poukázat na principy tvorby architektur nových verzí personálních počítačů. Prezentovat aktuální pojmy. 2 Úvod Zvyšování výkonu cestou paralelizace

Více

Základní uspořádání pamětí MCU

Základní uspořádání pamětí MCU Základní uspořádání pamětí MCU Harwardská architektura. Oddělený adresní prostor kódové a datové. Používané u malých MCU a signálových procesorů. Von Neumannova architektura (Princetonská). Kódová i jsou

Více

Doba odezvy na vznik přerušení IRQ v závislosti na výkonu PC a operačním systému MS Windows NT/2000/XP

Doba odezvy na vznik přerušení IRQ v závislosti na výkonu PC a operačním systému MS Windows NT/2000/XP XXIX. ASR '2004 Seminar, Instruments and Control, Ostrava, April 30, 2004 Doba odezvy na vznik přerušení IRQ v závislosti na výkonu PC a operačním systému MS Windows NT/2000/XP FOJTÍK, David, Ing., Katedra

Více

Z{kladní struktura počítače

Z{kladní struktura počítače Z{kladní struktura počítače Cílem této kapitoly je sezn{mit se s různými strukturami počítače, které využív{ výpočetní technika v současnosti. Klíčové pojmy: Von Neumannova struktura počítače, Harvardská

Více

Disková pole (RAID) 1

Disková pole (RAID) 1 Disková pole (RAID) 1 Architektury RAID Základní myšlenka: snaha o zpracování dat paralelně. Pozice diskové paměti v klasickém personálním počítači vyhovuje pro aplikace s jedním uživatelem. Řešení: data

Více

Paměťové prvky. ITP Technika personálních počítačů. Zdeněk Kotásek Marcela Šimková Pavel Bartoš

Paměťové prvky. ITP Technika personálních počítačů. Zdeněk Kotásek Marcela Šimková Pavel Bartoš Paměťové prvky ITP Technika personálních počítačů Zdeněk Kotásek Marcela Šimková Pavel Bartoš Vysoké učení technické v Brně, Fakulta informačních technologií v Brně Božetěchova 2, 612 66 Brno Osnova Typy

Více

Intel 80486 (2) Intel 80486 (1) Intel 80486 (3) Intel 80486 (4) Intel 80486 (6) Intel 80486 (5) Nezřetězené zpracování instrukcí:

Intel 80486 (2) Intel 80486 (1) Intel 80486 (3) Intel 80486 (4) Intel 80486 (6) Intel 80486 (5) Nezřetězené zpracování instrukcí: Intel 80486 (1) Vyroben v roce 1989 Prodáván pod oficiálním názvem 80486DX Plně 32bitový procesor Na svém čipu má integrován: - zmodernizovaný procesor 80386 - numerický koprocesor 80387 - L1 (interní)

Více

Integrovaná střední škola, Sokolnice 496

Integrovaná střední škola, Sokolnice 496 Integrovaná střední škola, Sokolnice 496 Název projektu: Moderní škola Registrační číslo: CZ.1.07/1.5.00/34.0467 Název klíčové aktivity: III/2 - Inovace a zkvalitnění výuky prostřednictvím ICT Kód výstupu:

Více

Základní deska (mainboard)

Základní deska (mainboard) Základní deska (mainboard) Základní deska je nejdůležitější části sestavy počítače. Zajišťuje přenos dat mezi všemi díly a jejich vzájemnou komunikaci. Pomocí konektorů umožňuje pevné přichycení (grafická

Více

Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA

Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA Cíl přednášky: Vysvětlení základních principů rozhraní SATA Vysvětlení principů kódování 8b/10b Zabezpečení

Více

Kubatova 19.4.2007 Y36SAP - 13. procesor - control unit obvodový a mikroprogramový řadič RISC. 19.4.2007 Y36SAP-control unit 1

Kubatova 19.4.2007 Y36SAP - 13. procesor - control unit obvodový a mikroprogramový řadič RISC. 19.4.2007 Y36SAP-control unit 1 Y36SAP - 13 procesor - control unit obvodový a mikroprogramový řadič RISC 19.4.2007 Y36SAP-control unit 1 Von Neumannova architektura (UPS1) Instrukce a data jsou uloženy v téže paměti. Paměť je organizována

Více

Aplikace. Hlásič SMS

Aplikace. Hlásič SMS Aplikace Hlásič SMS Strana 2 z 12 Obsah OBSAH...3 SMS HLÁSIČ...4 POPIS KOMUNIKAČNÍHO MODULU CGU 03...4 Obecný popis...4 Indikace stavu modulu...5 Hardwarová konfigurace...6 Nastavení konfigurace SMS hlásiče...7

Více

enos dat rnici inicializaci adresování adresu enosu zprávy start bit átek zprávy paritními bity Ukon ení zprávy stop bitu ijíma potvrzuje p

enos dat rnici inicializaci adresování adresu enosu zprávy start bit átek zprávy paritními bity Ukon ení zprávy stop bitu ijíma potvrzuje p Přenos dat Ing. Jiří Vlček Následující text je určen pro výuku předmětu Číslicová technika a doplňuje publikaci Moderní elektronika. Je vhodný i pro výuku předmětu Elektronická měření. Přenos digitálních

Více

Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA

Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA Principy uplatňované v technice vysokorychlostních sériových přenosů Principy využité v SATA Cíl přednášky: Vysvětlení základních principů rozhraní SATA Vysvětlení principů kódování 8b/10b Zabezpečení

Více

Paměti EEPROM (1) Paměti EEPROM (2) Paměti Flash (1) Paměti EEPROM (3) Paměti Flash (2) Paměti Flash (3)

Paměti EEPROM (1) Paměti EEPROM (2) Paměti Flash (1) Paměti EEPROM (3) Paměti Flash (2) Paměti Flash (3) Paměti EEPROM (1) EEPROM Electrically EPROM Mají podobné chování jako paměti EPROM, tj. jedná se o statické, energeticky nezávislé paměti, které je možné naprogramovat a později z nich informace vymazat

Více

Paměti Josef Horálek

Paměti Josef Horálek Paměti Josef Horálek Paměť = Paměť je pro počítač životní nutností = mikroprocesor z ní čte programy, kterými je řízen a také do ní ukládá výsledky své práce = Paměti v zásadě můžeme rozdělit na: = Primární

Více

Hardware I. VY_32_INOVACE_IKT_668

Hardware I. VY_32_INOVACE_IKT_668 VY_32_INOVACE_IKT_668 Hardware I. Autor: Marta Koubová, Mgr. Použití: 5-6. třída Datum vypracování: 21.9.2012 Datum pilotáže: 1.10.2012 Anotace: Tato prezentace slouží k bližšímu seznámení s pojmem hardware.

Více