Návrhová pravidla pro návrh topologie (layoutu) čipu Vzájemné sesazení masek kontaktu, poly

Podobné dokumenty
Navrhované a skutečné rozměry. Návrhová pravidla pro návrh topologie (layoutu) čipu. Základní parametry návrhových pravidel

Polovodičové prvky. V současných počítačových systémech jsou logické obvody realizovány polovodičovými prvky.

2. Pomocí Theveninova teorému zjednodušte zapojení na obrázku, vypočtěte hodnoty jeho prvků. U 1 =10 V, R 1 =1 kω, R 2 =2,2 kω.

Polovodičov. ové prvky. 4.přednáška

Technologie CMOS. Je to velmi malý svět. Technologie CMOS Lokální oxidace. Vytváření izolačních příkopů. Vytváření izolačních příkopů

Operační zesilovač. Úloha A2: Úkoly: Nutné vstupní znalosti: Diagnostika a testování elektronických systémů

MOSFET. Metal Oxide Semiconductor Field Effect Transistor. Julius Edgar Lilienfeld, U.S. Patent 1,745,175 (1930)

FET Field Effect Transistor unipolární tranzistory - aktivní součástky unipolární využívají k činnosti vždy jen jeden druh majoritních nosičů

VY_32_INOVACE_ENI_3.ME_16_Unipolární tranzistor Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl

Projekt Pospolu. Polovodičové součástky tranzistory, tyristory, traiky. Pro obor M/01 Informační technologie

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

Otázka č. 3 - BEST Aktivní polovodičové součástky BJT, JFET, MOSFET, MESFET struktury, vlastnosti, aplikace Vypracovala Kristýna

ELEKTRONICKÉ SOUČÁSTKY

+ U CC R C R B I C U BC I B U CE U BE I E R E I B + R B1 U C I - I B I U RB2 R B2

ZÁSADY PARALELNÍHO A SÉRIOVÉHO ŘAZENÍ SOUČÁSTEK VE VÝKONOVÝCH OBVODECH

Univerzita Tomáše Bati ve Zlíně

Řídicí obvody (budiče) MOSFET a IGBT. Rozdíly v buzení bipolárních a unipolárních součástek

Nalezněte pracovní bod fotodiody pracující ve fotovoltaickem režimu. Zadáno R = 100 kω, φ = 5mW/cm 2.

Zvyšování kvality výuky technických oborů

ISŠT Mělník. Integrovaná střední škola technická Mělník, K učilišti 2566, Mělník Ing.František Moravec

KOMBINAČNÍ LOGICKÉ OBVODY

Klasifikace: bodů výborně bodů velmi dobře bodů dobře 0-49 bodů nevyhověl. Příklad testu je na následující straně.

Zvyšování kvality výuky technických oborů

FEKT VUT v Brně ESO / P9 / J.Boušek 1 FEKT VUT v Brně ESO / P9 / J.Boušek 2. Uzemněné hradlo - závislost na změně parametrů

Základy elektrotechniky

VY_32_INOVACE_ENI_3.ME_15_Bipolární tranzistor Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl

Měření na unipolárním tranzistoru

teorie elektronických obvodů Jiří Petržela analýza šumu v elektronických obvodech

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ MEII KOMBINAČNÍ LOGICKÉ OBVODY

FEKT VUT v Brně ESO / P5 / J.Boušek 3 FEKT VUT v Brně ESO / P5 / J.Boušek 4

Univerzita Tomáše Bati ve Zlíně

Spínače s tranzistory řízenými elektrickým polem. Používají součástky typu FET, IGBT resp. IGCT

Jednofázové a třífázové polovodičové spínací přístroje

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ

ELEKTRONICKÉ PRVKY TECHNOLOGIE VÝROBY POLOVODIČOVÝCH PRVKŮ

Výpočet základních analogových obvodů a návrh realizačních schémat

A8B32IES Úvod do elektronických systémů

Tel-30 Nabíjení kapacitoru konstantním proudem [V(C1), I(C1)] Start: Transient Tranzientní analýza ukazuje, jaké napětí vytvoří proud 5mA za 4ms na ka

1 Jednoduchý reflexní přijímač pro střední vlny

Součástky s více PN přechody

7b. Tlakové senzory II piezoelektrické kapacitní pn přechod s Hallovým senzorem optické. 1. Piezoelektrické tlakové senzory. Tlakové senzory II

Určení čtyřpólových parametrů tranzistorů z charakteristik a ze změn napětí a proudů

Unipolární tranzistory

Charakteristiky tranzistoru MOSFET

A8B32IES Úvod do elektronických systémů

Zkouškové otázky z A7B31ELI

GFK-1913-CZ Prosinec Rozměry pouzdra (šířka x výška x hloubka) Připojení. Skladovací teplota -25 C až +85 C.

ELEKTRONICKÉ PRVKY 7 Výkonové a spínací aplikace tranzistorů 7.1 Ztrátový výkon a chlazení součástky První a druhý průraz bipolárního

Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl Tematická oblast ELEKTRONIKA

Jednofázové a třífázové polovodičové spínací přístroje

Zvyšování kvality výuky technických oborů

TYRISTORY. Spínací součástky pro oblast největších napětí a nejvyšších proudů Nejčastěji triodový tyristor

Příprava a výroba polovodičových součástek testovací struktury litografickou cestou ve spolupráci s VUT Brno

Tranzistory. tranzistor z agnl. slova transistor, tj. transfer resisitor. Bipolární NPN PNP Unipolární (řízené polem) JFET MOS FET

VYSOKÉ UČENÍ TECHNICKÉ V BRNĚ ANALOGOVÝ SPÍNAČ PRO APLIKACE V TECHNICE SPÍNANÝCH PROUDŮ

GFK-2005-CZ Prosinec Rozměry pouzdra (šířka x výška x hloubka) Připojení. Provozní teplota -25 C až +55 C. Skladovací teplota -25 C až +85 C

ELEKTRONICKÉ SOUČÁSTKY

Základní pojmy z oboru výkonová elektronika

Přednáška v rámci PhD. Studia

Kód VM: VY_32_INOVACE_5 PAV04 Projekt: Zlepšení výuky na ZŠ Schulzovy sady registrační číslo: CZ.1.07./1.4.00/

GFK-2004-CZ Listopad Rozměry pouzdra (šířka x výška x hloubka) Připojení. Skladovací teplota -25 C až +85 C.

GFK-1904-CZ Duben Rozměry pouzdra (šířka x výška x hloubka) Připojení. Skladovací teplota -25 C až +85 C. Provozní vlhkost. Skladovací vlhkost

Zvyšování kvality výuky technických oborů

Elektronika pro informační technologie (IEL)

Mějme obvod podle obrázku. Jaké napětí bude v bodech 1, 2, 3 (proti zemní svorce)? Jaké mezi uzly 1 a 2? Jaké mezi uzly 2 a 3?

Bipolární tranzistory

Popis obvodu U2403B. Funkce integrovaného obvodu U2403B

PŘEDNÁŠKA 1 - OBSAH. Přednáška 1 - Obsah

1 U Zapište hodnotu časové konstanty derivačního obvodu. Vyznačte měřítko na časové ose v uvedeném grafu.

2 Bipolární technologie

TECHNICKÁ DOKUMENTACE

- Stabilizátory se Zenerovou diodou - Integrované stabilizátory

A1M14 SP2 Min. NULOVÉ SPÍNAČE

Základy elektrotechniky

Unipolární tranzistor aplikace

Fyzický návrh - postup. Finalizace čipu. Ochranný prstenec (Sealring) Konečné úpravy čipu Finální verifikace. Konečné úpravy layoutu: Logo

U BR < 4E G /q -saturační proud ovlivňuje nárazovou ionizaci. Šířka přechodu: w Ge 0,7 w Si (pro N D,A,Ge N D,A,Si ); vliv U D.

elektrické filtry Jiří Petržela aktivní prvky v elektrických filtrech

Dvoustupňový Operační Zesilovač

Kroužek elektroniky

Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno od tří rezistorů s hodnotou 5 kω.

Nezávislý zdroj napětí

II. Nakreslete zapojení a popište funkci a význam součástí následujícího obvodu: Integrátor s OZ

Návrh úzkopásmového zesilovače

Zdroje napětí - usměrňovače

Zvyšování kvality výuky technických oborů

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Schmittův klopný obvod

1 VA-charakteristiky tranzistorů JFET a MOSFET. Úloha č. 7

Zvyšování kvality výuky technických oborů

TRANZISTORY TRANZISTORY. Bipolární tranzistory. Ing. M. Bešta

Neřízené polovodičové prvky

Stabiliz atory napˇet ı v nap ajec ıch zdroj ıch - mˇeˇren ı z akladn ıch parametr u Ondˇrej ˇ Sika

Měření základních vlastností logických IO TTL

Obr. 2 Blokové schéma zdroje

MĚŘENÍ HRADLA 1. ZADÁNÍ: 2. POPIS MĚŘENÉHO PŘEDMĚTU: 3. TEORETICKÝ ROZBOR. Poslední změna

REGULOVANÝ STABILIZOVANÝ ZDROJ

VY_32_INOVACE_06_III./2._Vodivost polovodičů

1 ÚVOD DO PŘEDMĚTU ZÁKLADNÍ OBVODY...14

Měření vlastností lineárních stabilizátorů. Návod k přípravku pro laboratorní cvičení v předmětu EOS.

Transkript:

Navrhované a skutečné rozměry Návrhová pravidla pro návrh topologie (layoutu) čipu Vzájemné sesazení masek kontaktu, poly Minimální šířka motivu Minimální vzdálenost motivů Minimální a maximální rozměr motivu Minimální separace dvou masek: Minimální přesah

Druhy návrhových pravidel Návrhová pravidla Mikrometrová návrhová pravidla Layout CMOS N-well technologie Návrhová pravidla Same Potential Different Potential Well Active Select 10 0 or 6 9 Contact or Via Hole Polysilicon Metal1 Metal 4 Návrhová pravidla kontakty CMOS Invertor - Layout In V DD 4 Via 1 1 5 Metal to Metal to 1 Poly Contact Active Contact A A Out (a) Layout A A n p-substrate Field n + p + Oxide (b) Cross-Section along A-A

Layout CMOS inveror NAND NOR Široký tranzistor Nejvyšší proudová hustota bude na jedné straně Zde bude proud rovnoměrně rozložen Široký tranzistor Stejné vlastnosti tranzistorů Velké tranzistory se musí rozdělit Zmenší se tak parazitní kapacita Příklad čtyřech paralelních tranzistorů: Rozptyl technologických parametrů

Příklad: Co to je? Vzájemné prokládání Proč? Stejné vlastnosti, stejná teplota Další možnosti M1: 8 tranzistorů Diferenční stupeň M: 8 tranzistorů Velké tranzistory Správná orientace tranzistorů D(rain) Kontakty Multiple Contacts S D G ANO S(ource) G(ate) S NE (a) small Paralelní transistors rozdělení in parallel (b) Kruhová circular transistors topologie

Vliv teploty správná orientace Parazitní kapacity, odpory Vložíme tzv. Dummy součástku Výkonová část Produkuje teplo Výkonová část Produkuje teplo Kontaktovací pady Model výstupního Bufferu Kontakrovací Pad Výstupní driver 100 m m Veliké tranzistory musí Vybudit velkou kapacitu V in V DD Kaskáda invertorů se zvětšující se velikostí šířky kanálu L = 10nH 0 106 56 1500 L = 5nH Z 0 = 100 Clamping Ochrané Diodes diody ESD V DD V out Out 8 4 4 900 C L= 5pF C L R L V DD In Out L = 10nH (a) Odpor na čtverec Proud Pasivní součástky ve IO strukturách Odpor na čtverec Rezistory Kapacitory Cívky

Integrované rezistory Typy a vlastnosti Velké rezistory Meandrovitá topologie Difúzní rezistory Poly rezistory Jsou realizovány pomocí difuzních oblastí Pozor! Jsou napěťově závislé Typické hodnoty PolyRes Integrované kapacitory

Poly1 Poly kapacitor Layout pro spínané proudy Pozor na parazitní kapacity Typické hodnoty Operační zesilovač Plánování topografie

Latchup Latchup: sepnutí parazitní tyristorové struktury vedoucí k zkratování V DD Veliký problém před rokem 1970 Minimalizováním odporu substrátu připojeného k / V DD zamezíme Latchupu Řešení: umístit co nejvíce kontaktů na substrát a na jámu Guard Rings Vznik Latchupu je významný, když se difúzní závěrně polarizované přechody dostanou do propustného směru Citlivou oblast chrání tzv. guard ring, který zadržuje injektované elektrony A Y V DD R well V well p+ n+ n+ p+ p+ n+ V sub R sub R sub p substrate n well n well V well R well substrate tap V sub well tap Stick Diagram V DD In Out 1 U součástek neuvažujeme jejich velikosti Důležitá je jen topologie Konečný layout je generován tzv. compaction programem Stick diagram invertoru