Základní charakteristiky sběrnice Sběrnice závislé na procesoru Sběrnice nezávislé na procesoru
|
|
- Miroslav Valenta
- před 7 lety
- Počet zobrazení:
Transkript
1 Počítačové systémy Vnitřní sběrnice Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
2 Možnosti propojení komponent - procesorem řízená sběrnice CPU Disk I/O Memory Memory I/O v nejjednodušším případě prosté vyvedení signálů z procesoru časování odvozené od procesoru Jaká kriteria nás u sběrnic zajímají? řízení přístupu arbitráž synchronní asynchronní připojení zařízení na sběrnici otevřený kolektor třístavové výstupy šířka, rychlost,.. Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
3 Možnosti propojení komponent - sběrnice nezávislá na procesoru CPU Disk I/O Memory CPU I/O určení a implementace základních komunikačních úkonů master/slave architektura Jaká kriteria nás u sběrnic zajímají? řízení přístupu arbitráž synchronní asynchronní připojení zařízení na sběrnici otevřený kolektor třístavové výstupy šířka, rychlost,.. Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
4 Řízení přístupu ke sběrnici Arbitráž Jak řídit přístup na sběrnici? případě procesorově závislé sběrnice přístup určuje CPU arbitráží - možnost více master zařízení Metody arbitráže centrální - jedinečný arbitr sběrnice bud součástí CPU nebo samostatný obvod obsahuje tzv. wired-or linku pro sledování požadavků není možné rozlišit kolik zařízení žádá sběrnici udělení povolení šířeno pomocí daisy chainingu priorita dána vzdáleností od arbitra při požadavku více priorit nutné přidat signály sběrnice decentralizované - všechna zařízení musí sledovat a vyhodnocovat požadavky na sběrnici Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
5 Řízení přístupu ke sběrnici Arbitráž s centrálním arbitrem Arbiter Bus grant Bus request Bus request Bus grant Bus grant Arbiter may or may not be propagated along the chain Bus grant may or may not 1 I/O devices (a) be propagated along the chain Bus request level 1 Bus request level 2 I/O devices Arbiter Bus grant level 2 (a) Bus request grant level level 1 1 Bus request level 2 Arbiter Bus grant level 2 Bus grant level Arbitráž s centrálním arbitrem a prioritami (b) Jednoduchá decentralizovaná arbitráž (implicitní priority) (b) +5v Arbitration line In Out In Out In Out In Out In Out Bus request Busy Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
6 Řízení komunikace na sběrnici Synchronní komunikace na sběrnici Vlastnosti synchronního přenosu přenosy po sběrnici určovány hodinovým taktem synchronizace zařízení pomocí vyhrazeného signálu s hodinami cykly sběrnice - jednotlivé činností při komunikaci (jejich délka dána násobkem od hodinových cyklů) Synchronní komunikace na sběrnici Read cycle with 1 wait state T1 T2 T3 Φ TAD ADDRESS Memory address to be read T DS DATA MREQ TML T M Data TMH RD TRH WAIT TRL TDH Time Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
7 Řízení komunikace na sběrnici Asynchronní komunikace na sběrnici Vlastnosti asynchronního přenosu žádné centrální časování cykly sběrnice mají libovolnou dobu trvání a obecně se liší dle komunikujícího zařízení Asynchronní komunikace na sběrnici ADDRESS Memory address to be read MREQ RD MSYN DATA Data SSYN Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
8 Sběrnice ISA(Industrial Standard Architecture)/EISA Sběrnice ISA plně řízená procesorem 8/16 bitová datová sběrnice, adresa 24 bitů (16MB) maximální rychlost 8 MHz; propustnost 8/16 MB/s 11 signálů přerušení umožňuje DMA typ operace určen speciálním signálem (pro každou operaci) Sběrnice EISA (Extended ISA) nadstavba ISA sběrnice 32 bitová sběrnice (adresace až 4GB paměti) propustnost 32MB/s bus-mastering (zařízení může převzít kontrolu nad sběrnicí) Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
9 Sběrnice PCI (Peripheral Component Interconnect) Základní parametry sběrnice není vázána na jeden typ procesoru používá mostu (bridge) k připojení k lokální sběrnici data i adresa 32 bitů (definována i 64 bitová verze PCI 2.1) synchronní činnost s frekvencí až 33 MHz (132/264 MB/s) 4 signály přerušení pro data i adresu se používá stejných signálů (multiplexing) - napřed adresa, potom data umožňuje automatickou konfiguraci každé zařízení má tzv. konfigurační prostor (Configuration Space) o velikosti 256 bytů z toho 64 bytů je standardních (pro zjištění typu zařízení) Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
10 Sběrnice PCI Komunikace na sběrnici PCI umožňuje připojit dva typy zařízení - master a target kterékoliv master zařízení může komunikovat s kterýmkoliv jiným zařízením arbitráž arbitráž zajišt uje centrální arbitr (je součástí sběrnice) každé master zařízení používá dva vlastní signály REQ# (žádost o sběrnici) a GNT# (potvrzení žádosti) typ probíhající operace je řízen sadou signálů na sběrnici (společné pro všechny typy operací) Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
11 Signály na sběrnici PCI Signál bitů Master Slave Popis CLK 1 hodiny (33/66MHz) AD 32 adresní/datová sběrnice (multiplex) PAR 1 parita na AD, C/BE# C/BE# 4 příkaz sběrnice (adresní fáze) výběr bytu (datová fáze) FRAME# 1 indikuje začátek cyklu sběrnice IRDY# 1 signál Ready od mastera IDSEL 1 výběr konfiguračního prostoru DEVSEL# 1 adresa rozpoznána TRDY# 1 signál Ready od targetu STOP# 1 požadavek na ukončení transakce PERR# 1 chyba datové parity SERR# 1 chyba sytému nebo parity adresy REQ# 1 požadavek přístupu ke sběrnici GNT# 1 přidělení sběrnice RST# 1 systémový reset Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
12 Sběrnice PCI Příklad komunikace na PCI sběrnici Bus cycle Read Idle White T1 T2 T3 T4 T5 T6 T7 Φ AD Address Turnaround Data Address Data C/BE# Read cmd Enable Write cmd Enable FRAME# IRDY# DEVSEL# TRDY# Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
13 Sběrnice PXI (PCI extensions for Instrumentation) Charakteristika sběrnice PXI určena pro řídicí a měřicí systémy kombinuje vlastnosti PCI sběrnice s robustním modulárním systémem na bázi dle standardu Eurocard přidává specializované synchronizační sběrnice poskytuje výkonný ale cenově dostupnou platformu pro řídicí a měřicí systémy určena testování systémů v průmyslu, letectví, armádě Součásti PXI systému controller - umístěn ve slotu 1 vzdálené řízení - systém je řízen z PC nebo jiného PXI systému vestavěné řízení - obvykle na bázi PC platformy s klasickými perifériemi a OS Windows nebo LabVIEW Real-Time periferní moduly Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
14 Sběrnice VME (Versa Module Eurocard bus) Základní údaje o VME flexibilní otevřený sběrnicový systém využívající tzv. Eurocard standard zavedeno firmami Motorola, Mostek a Signetics v roce 1981 zamýšleno pro širokou škálu výpočetně náročných úloh definováno standardem IEEE Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
15 Sběrnice VME Základní vlastnosti původní VME sběrnice (VME IEEE-1014) fyzická implementace v šasi se základní deskou s až 21 sloty pro rozšiřující karty master/slave architektura až 21 masterů multiprocesing potřeba centrálního arbitra slave moduly monitorují sběrnice a čekají na odpovídající adresu asynchronní sběrnice není použita žádná časová synchronizace datových přenosů rychlost cyklu dán nejpomalejsím modulem (nutný hanshaking protokol) 16/24/32 bitová adresová a 8/16/32 bitová datová sběrnice (šířky sběrnic mohou být dohodnuty při přenosu) rychlost 40 MB/s 7 úrovní přerušení Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
16 Sběrnice VME Členění sběrnice VME Controller Control access to the bus Handles Interrupts Master Taken control of the Data bus Reads or Writes data from/to Slaves Slave Allows Masters to Read/Write access Cenerates Interrupts Data Transfer Arbitration Serial bus Priority Interrupt bus Utility bus Data Transfer bus Data Transfer Bus (DTB) přenos adres a dat Data Transfer Arbitration bus k získání přístupu na DTB (signály BR3 BR0) Priority Interrupt Bus k přenosu přerušení mezi moduly Utility Bus soubor pomocných funkcí (system reset,hodiny,... ) Serial Bus dvouvodičová sériová sběrnice Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
17 Sběrnice VME Řídicí modul součást modulu ve slotu 0 obsahuje arbitr generátor hodin (16MHz) hlídač sběrnice Arbitrační módy priorita nejvyšší priorita BR3 round-robin postuné předávání (BR3,BR2,BR1,BR0,BR3,... ) single level pouze BR3, ostatní ignorovány Ošetření arbitráže ve velmi zatíženém systému bez ošetření by první čtyři moduly uzurpovali systém modul může pořádat o sběrnici, nejsou-li nahozeny signály (BR0-BR3) Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
18 Sběrnice VME Základní druhy cyklů VME sběrnice cykly na Data Transfer sběrnici read/write - základní přenos jednotlivých dat v jednom cyklu sběrnice read-modify-write - skrytý cyklus pro přenos semaforů v multiprocesorovém systému block transfer - přenost dat v blocích/shlucích multiplexed block transfer - jako BLT, ale adresní a datové linky spojeny do široké datové/adresní sběrnice address-only arbitrační na sběrnici Data Transfer Arbitration IACK na sběrnici Priority Interrupt Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
19 Sběrnice VME Varianty VME sběrnice VME64 až 64 bitové adresové a datové sběrnice propustnost 80 MB/s plug and play + detekce nultého slotu VME64x propustnost 160 MB/s hot-swap VME320 max. propustnost MB/s nový protokol sběrnice 2eSST nepožaduje se potvrzení od příjemce Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
20 Sběrnice VME Aplikace sběrnice VME řízení průmyslových procesů - různá odvětví průmyslu (automobilový, ocelářský, dřevozpracující,... ) armádní - radarové systémy a řízení letového provozu, řízení zbraňových systémů, komunikace letectví a kosmonautika - avionika, systém letecké kontroly doprava - řízení železnic, dálniční systémy telekomunikace - základové stanice mobilních sítí, satelitní komunikace, telefonní ústředny vědecké - náročné simulace, řízení urychlovačů částic Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
21 Sběrnice VXI (VME bus extension for Instrumentation) rozšíření sběrnice VME (pro sběr dat a řízení zařízení) náhrada sběrnice GPIB (sběrnice pro řízení přístrojů) Základní rozšíření oproti VME signály pro spouštění (trigger) na úrovních TTL a ELC rozšíření specifikace napájecích napětí lokální sběrnice propojující dva sousední moduly propustnost až 160 MB/s SUMBUS - analogová sběrnice pro součet signálů automatická identifikaci a konfigurace modulů zařízení mají konfigurační a identifikační registry podobně jako u PCI, neumožňují ale relokaci Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
22 Sběrnice I 2 C Charakteristika sběrnice I 2 C původně navrženo pro propojení CPU a periferních obvodů v TV určeno pro levné propojení s malou propustností a krátkým dosahem často využíváno ve vestavných systémech na bázi mikrokontrolérů Parametry sběrnice I 2 C používány dva vodiče: serial data (SDA) and serial clock (SCL) přenosové rychlosti standard (100 kbps), fast (400 kbps) a high speed(3.4 Mbps) zabudovaná detekce kolizí 10-ti bitové adresování podpora více masterů (jedná se obvykle o mikrokontorléry) data broadcast (obecné vysílání) Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
23 Sběrnice I 2 C Komunikacní protokol START READ/ WRITE ACK ACK Slave Address Data Data STOP Protože jsou k dispozici pouze dva vodiče, komunikační protokol nabobtnal o adresační a potvrzovací mechanismus Komunikace na sběrnici 1) master vyvolá zahájení přenosu slave očekává na SDA instrukce 1) master odešle adresu cílového slave zařízení a read/write příznak 1) slave s odpovídající adresou odpoví signálem ACK 1) komunikace sestává z opakovanéno přenosu 8mi bitů a 1 bitového ACK 1) po ukončení komunikace master vyvolá STOP stav Miroslav Flídr Počítačové systémy LS /22- Západočeská univerzita v Plzni
Systém řízení sběrnice
Systém řízení sběrnice Sběrnice je komunikační cesta, která spojuje dvě či více zařízení. V určitý okamžik je možné aby pouze jedno z připojených zařízení vložilo na sběrnici data. Vložená data pak mohou
VíceSystémy pro sběr a přenos dat
Systémy pro sběr a přenos dat Centralizované SPD VME, VXI Compact PCI, PXI, PXI Express Sběrnice VME 16/32/64 bitová paralelní sběrnice pro průmyslové aplikace Počátky v roce 1981 neustále se vyvíjí původní
VíceZákladní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic.
Základní principy konstrukce systémové sběrnice - shrnutí Shrnout základní principy konstrukce a fungování systémových sběrnic. 1 Co je to systémová sběrnice? Systémová sběrnice je prostředek sloužící
VíceMěřicí systémy. Obsah. Systémy složené z autonomních měřicích přístrojů a modulů Sériová rozhraní. Sériová rozhraní - pokračování 1
Literatura: Měřicí systémy Haasz,V.-Roztočil,J.-Novák,J.: Číslicové měřicí systémy.vydavatelství ČVUT, Praha 2000. Obsah Úvod Systémy složené z autonomních přístrojů a modulů Seriová rozhraní Paralelní
VíceCíl přednášky: Obsah přednášky:
Cíl přednášky: Vysvětlit principy konstrukce a principy činnosti sběrnice PCI, dát je do relace s obecnými principy konstrukce systémových sběrnic. Upozornit na odlišnosti konstrukce sběrnice PCI od předcházejících
VícePřerušovací systém 12.přednáška
Přerušovací systém 12.přednáška Přerušovací systém Pomocí přerušení procesor reaguje na asynchronní události. Přerušení znamená přechod na vykonávání obsluhy přerušení (součást OS). Po vykonání ošetření
VíceKONSTRUKCE SBĚRNICE PCI
KONSTRUKCE SBĚRNICE PCI 1 Obsah přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů sběrnice
VíceObecné principy konstrukce systémové sběrnice
Obecné principy konstrukce systémové sběrnice 1 Osnova přednášky Výčet funkcí systémové sběrnice implementace těchto funkcí ve sběrnici PCI. Cílem této prezentace je poskytnout studentům výčet funkcí systémové
VíceKoncepce DMA POT POT. Při vstupu nebo výstupu dat se opakují jednoduché činnosti. Jednotlivé kroky lze realizovat pomocí speciálního HW.
p 1 Koncepce DMA Při vstupu nebo výstupu dat se opakují jednoduché činnosti. Jednotlivé kroky lze realizovat pomocí speciálního HW. Čekání na připravenost V/V Přenos paměť V/V nebo V/V paměť Posun pointeru
VíceVestavné systémy BI-VES Přednáška 5
Vestavné systémy BI-VES Přednáška 5 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011 ZS2010/11 Evropský
VíceSystémová sběrnice, souvislost architektury počítače a systémové
Systémová sběrnice, souvislost architektury počítače a systémové sběrnice, principy činnosti Některé aspekty V/V sběrnic Cíl přednášky: Ukázat, jak se vyvíjely architektury počítačů v souvislosti s architekturami
VíceJak studovat systémovou sběrnici
Jak studovat systémovou sběrnici 1 Osnova přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů
VícePozice sběrnice v počítači
SBĚRNICE - souhrn Pozice sběrnice v počítači Systémová sběrnice nebo vstup/výstupní sběrnice. Systémová sběrnice komunikace mezi procesorem a ostatními komponentami počítače Operace: zápis/čtení do/z registru,
VíceRozhraní SCSI. Rozhraní SCSI. Architektura SCSI
1 Architektura SCSI 2 ParalelnírozhraníSCSI Sběrnice typu multimaster. Max. 8 resp. 16 zařízení. Různé elektrické provedení SE (Single Ended) HVD (High Voltage Differential) LVD (Low Voltage Differential)
VíceKONSTRUKCE SBĚRNICE PCI
KONSTRUKCE SBĚRNICE PCI 1 Osnova přednášky Pozice systémové sběrnice ve výpočetním systému (opakování). Výčet funkcí systémové sběrnice. Výčet funkcí sběrnice PCI, rozdělení signálů. Role signálů sběrnice
VíceŘízení IO přenosů DMA řadičem
Řízení IO přenosů DMA řadičem Doplňující text pro POT K. D. 2001 DMA řadič Při přímém řízení IO operací procesorem i při použití přerušovacího systému je rychlost přenosu dat mezi IO řadičem a pamětí limitována
VícePeriferní operace využívající přímý přístup do paměti
Periferní operace využívající přímý přístup do paměti Základní pojmy Programová obsluha periferní operace řízení této činnosti procesorem. Periferní operace využívající přerušení řízení řadičem přerušení,
VíceSběrnice. Parametry sběrnic: a. Přenosová rychlost - určuje max. počet bitů přenesených za 1 sekundu [b/s]
Sběrnice Sběrnice je soustava vodičů, které zajišťují propojení jednotlivých obvodů počítače. Používají se k přenosu dat, adres, řídicích a stavových signálů. Sběrnice v PC jsou uspořádaný hierarchicky
VíceArchitektury počítačů
Architektury počítačů PCI a PCI Express sběrnice a PCIe České vysoké učení technické, Fakulta elektrotechnická Ver.1.00 1 PCI - Peripheral Component Interconnect PCI 1.0 - Intel (1992), PCI 2.0 (1993),
Vícearchitektura mostů severní / jižní most (angl. north / south bridge) 1. Čipové sady s architekturou severního / jižního mostu
Čipová sada Čipová sada (chipset) je hlavní logický integrovaný obvod základní desky. Jeho úkolem je řídit komunikaci mezi procesorem a ostatními zařízeními a obvody. V obvodech čipové sady jsou integrovány
VíceSériové komunikace KIV/PD Přenos dat Martin Šimek
Sériové komunikace KIV/PD Přenos dat Martin Šimek O čem přednáška je? 2 Konfigurace datového spoje Sériová rozhraní RS-232, RS-485 USB FireWire Konfigurace datového spoje 3 Topologie datového spoje 4 Rozhraní
VíceMetody připojování periferií
Metody připojování periferií BI-MPP Přednáška 8 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011
VícePeriferní zařízení. Laboratorní úloha F. Měření na PCI sběrnici. Vypracovali: Josef Hajas Přemysl Jiřík Ota Korbel
Periferní zařízení Laboratorní úloha F. Měření na PCI sběrnici Vypracovali: Josef Hajas Přemysl Jiřík Ota Korbel Letní semestr školního roku 2004/2005 Skupina 103 ve středu od 11:00 I. Zadání: 1. Změřte
VíceČíslo projektu: CZ.1.07/1.5.00/34.0290. III/2 Inovace a zkvalitnění výuky prostřednictvím ICT. Zdeněk Dostál Ročník: 1. Hardware.
Zlepšení podmínek pro vzdělávání na středních školách Operačního programu Vzdělávání pro konkurenceschopnost Název a adresa školy: Integrovaná střední škola Cheb, Obrněné brigády 6, 350 11 Cheb Číslo projektu:
Více2007/2008 ZS. operačních systémů
Principy počítačů a operačních systémů SBĚRNICOVÉ SYSTÉMY Struktura sběrnice datové linky adresové linky řídící linky Sběrnicové systémy Výhody: přidávání zařízení nízká cena lehké zvládnutí komplexity
VícePraktické úlohy- 2.oblast zaměření
Praktické úlohy- 2.oblast zaměření Realizace praktických úloh zaměřených na dovednosti v oblastech: Měření specializovanými přístroji, jejich obsluha a parametrizace; Diagnostika a specifikace závad, měření
VíceMetody připojování periferií BI-MPP Přednáška 1
Metody připojování periferií BI-MPP Přednáška 1 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011
VícePXI (a PXIe) National Instruments: šasi s kontrolérem a několika moduly. (obr. National Instruments)
PXI (a PXIe) National Instruments: šasi s kontrolérem a několika moduly (obr. National Instruments) PXI PCI extension for Instrumentation Základem je sběrnice PCI (resp. varianta CompactPCI) Autokonfigurační
VíceTopologická struktura měřicích systémů
Počítačové systémy Číslicové měricí a řídicí systémy Sestava přístrojů a zařízení umožňující komplexní řešení měřicí úlohy a její automatické provedení. laboratorní průmyslové lokální rozsáhlé Topologická
VíceKomunikace mikroprocesoru s okolím Josef Horálek
Komunikace mikroprocesoru s okolím Josef Horálek Základní deska (mainboard) = Fyzicky jde o desku plošného spoje s mnoha elektronickými obvody a konektory připojení dalších periferií = Obvody desky určeny
VíceFASTPort. Nová sběrnice pro připojení inteligentních karet* k osmibitovým počítačům. aneb. Jak připojit koprocesor
FASTPort Nová sběrnice pro připojení inteligentních karet* k osmibitovým počítačům aneb Jak připojit koprocesor *) inteligentní karta = karta vybavená vlastním procesorem J. Němeček 12. 10. 2013 úvodní
VíceZ čeho se sběrnice skládá?
Sběrnice Co je to sběrnice? Definovat sběrnici je jednoduché i složité zároveň. Jedná se o předávací místo mezi (typicky) více součástkami počítače. Sběrnicí však může být i předávací místo jen mezi dvěma
VícePokročilé architektury počítačů
Pokročilé architektury počítačů Architektura IO podsystému České vysoké učení technické, Fakulta elektrotechnická A4M36PAP Pokročílé architektury počítačů Ver.1.00 2010 1 Co je úkolem? Propojit jednotlivé
VíceSběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry.
Systémov mová sběrnice 1 Sběrnicová architektura Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Single master jeden procesor na sběrnici, Multi master více
VíceInovace výuky prostřednictvím ICT v SPŠ Zlín, CZ.1.07/1.5.00/ Vzdělávání v informačních a komunikačních technologií
VY_32_INOVACE_31_09 Škola Název projektu, reg. č. Vzdělávací oblast Vzdělávací obor Tematický okruh Téma Tematická oblast Název Autor Vytvořeno, pro obor, ročník Anotace Přínos/cílové kompetence Střední
VíceSběrnice PCI, PCI-X, PCI Express
Sběrnice PCI, PCI-X, PCI Express Přehled PCI, PCI-X Meze paralelních sběrnic. Důvody pro zavedení vysokorychlostních sériových protokolů do systémových sběrnic. Vlastnosti sběrnice PCI Express. Zobecnění
VíceVYSOKÉ UČENÍ TECHNICKÉ V BRNĚ Fakulta informačních technologií
VYSOKÉ UČENÍ TECHNICKÉ V BRNĚ Fakulta informačních technologií Autor: Tomáš Válek, xvalek02@stud.fit.vutbr.cz Login: xvalek02 Datum: 21.listopadu 2012 Obsah 1 Úvod do rozhraní I 2 C (IIC) 1 2 Popis funkčnosti
VíceDUM č. 6 v sadě. 31. Inf-7 Technické vybavení počítačů
projekt GML Brno Docens DUM č. 6 v sadě 31. Inf-7 Technické vybavení počítačů Autor: Roman Hrdlička Datum: 28.11.2013 Ročník: 1A, 1B, 1C Anotace DUMu: přehled interních sběrnic a vstup-výstupních interface
VíceInformační a komunikační technologie
Informační a komunikační technologie 4. www.isspolygr.cz Vytvořil: Ing. David Adamovský Strana: 1 Škola Integrovaná střední škola polygrafická Ročník Název projektu 1. ročník SOŠ Interaktivní metody zdokonalující
VíceMikrokontroléry. Doplňující text pro POS K. D. 2001
Mikrokontroléry Doplňující text pro POS K. D. 2001 Úvod Mikrokontroléry, jinak též označované jako jednočipové mikropočítače, obsahují v jediném pouzdře všechny podstatné části mikropočítače: Řadič a aritmetickou
VíceČinnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus
Činnost CPU Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Hodinový cyklus CPU je synchronní obvod nutné hodiny (f CLK ) Instrukční cyklus IF = doba potřebná
VíceHardware PC Interní a externí interface
Informační systémy 2 Hardware PC Interní a externí interface IS2-2015-05 24.3.2015 1 Sběrnice (anglicky bus) je skupina signálových vodičů, kterou lze rozdělit na skupiny řídicích, adresních a datových
VíceZákladní normalizované datové přenosy
Základní normalizované datové přenosy Ing. Lenka Kretschmerová, Ph.D. TECHNICKÁ UNIVERZITA V LIBERCI Fakulta mechatroniky, informatiky a mezioborových studií Tento materiál vznikl v rámci projektu ESF
VíceAGP - Accelerated Graphics Port
AGP - Accelerated Graphics Port Grafiku 3D a video bylo možné v jisté vývojové etapě techniky pracovních stanic provozovat pouze na kvalitních pracovních stanicích (cena 20 000 USD a více) - AGP představuje
VíceAS-Interface. AS-Interface = Jednoduché systémové řešení. Představení technologie AS-Interface
= Jednoduché systémové řešení Představení technologie Česká republika 2 Technologie Přenosové vlastnosti Instalace Základní všeobecný popis Síťová topologie Princip komunikace Diagnostika Přenos analogových
VíceOperační paměti počítačů PC
Operační paměti počítačů PC Dynamické paměti RAM operační č paměť je realizována čipy dynamických pamětí RAM DRAM informace uchovávána jako náboj na kondenzátoru nutnost náboj pravidelně obnovovat (refresh)
VíceAS-Interface. AS-Interface. = Jednoduché systémové řešení
AS-Interface = Jednoduché systémové řešení Představení technologie AS-Interface Technologie AS-Interface Přenosové vlastnosti Instalace Základní všeobecný popis Síťová topologie Princip komunikace AS-Interface
VíceMetody připojování periferií
Metody připojování periferií BI-MPP Přednáška 3 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011
VícePrincipy komunikace s adaptéry periferních zařízení (PZ)
Principy komunikace s adaptéry periferních zařízení (PZ) Několik možností kategorizace principů komunikace s externími adaptéry, např.: 1. Podle způsobu adresace registrů, které jsou součástí adaptérů.
VíceRozhraní mikrořadiče, SPI, IIC bus,..
Rozhraní mikrořadiče, SPI, IIC bus,.. Přednáška A3B38MMP 2013 kat. měření, ČVUT - FEL, Praha J. Fischer A3B38MMP, 2013, J.Fischer, kat. měření, ČVUT - FEL, Praha 1 Rozhraní SPI Rozhraní SPI ( Serial Peripheral
VíceŘÍDÍCÍ DESKA SYSTÉMU ZAT-DV
ŘÍDÍCÍ DESKA SYSTÉMU ZAT-DV DV300 ZÁKLADNÍ CHARAKTERISTIKA Procesor PowerQUICC II MPC8270 (jádro PowerPC 603E s integrovanými moduly FPU, CPM, PCI a paměťového řadiče) na frekvenci 266MHz 6kB datové cache,
VíceVrstvy periferních rozhraní
Vrstvy periferních rozhraní Cíl přednášky Prezentovat, jak postupovat při analýze konkrétního rozhraní. Vysvětlit pojem vrstvy periferních rozhraní. Ukázat způsob využití tohoto pojmu na rozhraní RS 232.
VíceLocal Interconnect Network - LIN
J. Novák Czech Technical University in Prague Faculty of Electrical Engineering Dept. Of Measurement Distributed Systems in Vehicles CAN LIN MOST K-line Ethernet FlexRay Základní charakteristiky nízká
VíceObvody a architektura počítačů. Jednoprocesorové počítače
Obvody a architektura počítačů Jednoprocesorové počítače Josef Voltr, 2013 Modulární sestava počítače s jedním procesorem Postup činnosti počítače 1. procesor vyšle adresu pamětové buňky 2. paměť vyšle
VíceProfilová část maturitní zkoušky 2014/2015
Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2014/2015 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 26-41-M/01 Elektrotechnika Zaměření: technika
VíceCache paměti (1) Cache paměť: V dnešních počítačích se běžně používají dva, popř. tři druhy cache pamětí:
Cache paměti (1) Cache paměť: rychlá vyrovnávací paměť mezi rychlým zařízením (např. procesor) a pomalejším zařízením (např. operační paměť) vyrobena z obvodů SRAM s přístupovou dobou 1-20 ns V dnešních
VícePrincipy počítačů a operačních systémů
Principy počítačů a operačních systémů Systémová architektura, připojení a komunikace s externími zařízeními Zimní semestr 2011/2012 Uspořádání na úrovni systému Funkční bloky procesory, paměti periferní
VíceNa rozdíl od systémů zásuvných desek pro PC obvykle poskytují definované a obecně klidnější (EMI/EMC) prostředí
Modulární systémy Modulární systémy Jako modulární systémy sběru dat se obvykle označují různé druhy tzv. cardcage systémů obsahující šasi (případně s interním kontrolérem), rozhraní k nadřazenému PC a
VíceSběrnicová struktura PC Interní počítačové paměti PC
Technické prostředky počítačové techniky Obsah: Sběrnicová struktura PC Interní počítačové paměti PC ROM RAM Paměti typu CACHE IS2-4 1 Dnešní info: Informatika 2 04 Zemřel otec e-mailu Aplikace Záchranka
VíceSystémy pro měření, diagnostiku a testování prototypů II. Odůvodnění vymezení technických podmínek podle 156 odst. 1 písm. c) ZVZ
Název veřejné zakázky: Systémy pro měření, diagnostiku a testování prototypů II. Odůvodnění vymezení technických podmínek podle 156 odst. 1 písm. c) ZVZ Technická podmínka: Odůvodnění Zaškolení obsluhy:
VíceAS-Interface. AS-Interface. = Jednoduché systémové řešení
AS-Interface = Jednoduché systémové řešení Představení technologie AS-Interface Technologie AS-Interface Přenosové vlastnosti Instalace Základní všeobecný popis Síťová topologie Princip komunikace AS-Interface
VíceInovace bakalářského studijního oboru Aplikovaná chemie. Reg. č.: CZ.1.07/2.2.00/15.0247
Inovace bakalářského studijního oboru Aplikovaná chemie Reg. č.: CZ.1.07/2.2.00/15.0247 APLIKACE POČÍTAČŮ V MĚŘÍCÍCH SYSTÉMECH PRO CHEMIKY s využitím LabView 2. Číslicové počítače a jejich využití pro
VíceGymnázium Vysoké Mýto nám. Vaňorného 163, 566 01 Vysoké Mýto
Gymnázium Vysoké Mýto nám. Vaňorného 163, 566 01 Vysoké Mýto Registrační číslo projektu Šablona Autor Název materiálu CZ.1.07/1.5.00/34.0951 III/2 INOVACE A ZKVALITNĚNÍ VÝUKY PROSTŘEDNICTVÍM ICT Mgr. Petr
VíceVstupně - výstupní moduly
Vstupně - výstupní moduly Přídavná zařízení sloužící ke vstupu a výstupu dat bo k uchovávání a archivaci dat Nejsou připojována ke sběrnici přímo, ale prostřednictvím vstupně-výstupních modulů ( ů ). Hlavní
VíceSběrnice používané pro sběr dat
Programové prostředky pro měření a řízení, přednáška č. 9 Sběrnice používané pro sběr dat Ústav fyziky a měřicí techniky, VŠCHT Praha 2009 verze 1.0 1 Obsah přednášky Sériové komunikační sběrnice 1. Rozdělení
VíceCíl přednášky: Obsah přednášky:
Architektury počítačů na bázi sběrnice PCI Cíl přednášky: Vysvětlit principy architektur PC na bázi sběrnice PCI. Obsah přednášky: Základní architektury PC na bázi PCI. Funkce northbridge a southbridge.
VíceKomunikace procesoru s okolím
Komunikace procesoru s okolím Obvody umožňující komunikaci procesoru s okolím, zahrnujeme do tzv. podpůrných obvodů, které jsou součástí čipové sady základní desky. Ke komunikaci s okolím procesor používá
VíceSběrnice a rozhraní. Josef Voltr
Josef Voltr USB Centronics RS232 IEEE488/GPIB/HPIB ISA PCI ATA SCSI SATA USB původní úmysly připojení telefonu k PC, jednoduché použití (skutečné P&P), perspektiva pro různé periferie hvězdicovitá topologie
VíceKomunikace procesoru s okolím
Komunikace procesoru s okolím systémová sběrnice FSB charakteristika, komunikační modely rozšiřující sběrnice typy a jejich charakteristika rozhraní počítače typy portů a jejich charakteristika, integrace
VíceCache paměti (2) Cache paměti (1) Cache paměti (3) Cache paměti (4) Cache paměti (6) Cache paměti (5) Cache paměť:
Cache paměti (1) Cache paměť: rychlá vyrovnávací paměť mezi rychlým zařízením (např. procesor) a pomalejším zařízením (např. operační paměť) vyrobena z obvodů SRAM s přístupovou dobou 1 20 ns V dnešních
VíceSběrnice SCSI a její využití
Sběrnice SCSI a její využití Úvod Obecné povědomí - rozhraní SCSI je viděno jako rychlé rozhraní pevných disků především pro serverové stanice. Správná představa - sběrnice pro připojení různých typů periferních
VícePaměti Flash. Paměti Flash. Základní charakteristiky
Paměti Flash K.D. - přednášky 1 Základní charakteristiky (Flash EEPROM): Přepis dat bez mazání: ne. Mazání: po blocích nebo celý čip. Zápis: po slovech nebo po blocích. Typická životnost: 100 000 1 000
VícePCMCIA(Personal Computer Memory Card PCMCIA (3) PCMCIA (2) PCMCIA (4)
PCMCIA (1) PCMCIA(Personal Computer Memory Card International Association) - sdružení založené v roce 1989 Úkolem PCMCIA bylo zavést standard pro rozšiřující karty (a jimi využívané sloty) používané zejména
VíceSběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC
Informační systémy 2 Obsah: Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC ROM RAM Paměti typu CACHE IS2-4 1 Dnešní info: Informační systémy 2 03 Informační systémy
VícePočítačové sítě Datový spoj
(Data Link) organizovaný komunikační kanál Datové jednotky rámce(frames) indikátory začátku a konce rámce režijní informace záhlaví event. zápatí rámce (identifikátor zdroje a cíle, řídící informace, informace
VícePočítačové sítě Datový spoj
(Data Link) organizovaný komunikační kanál Datové jednotky rámce (frames) indikátory začátku a konce signálu, režijní informace (identifikátor zdroje a cíle, řídící informace, informace o stavu spoje,
Vícezení Koncepce připojení V/V zařízení POT POT ... V/V zařízení jsou připojena na sběrnici pomocí řadičů. Řadiče Připojení periferních zařízení
Připojení periferních zařízen zení 1 Koncepce připojení V/V zařízení V/V zařízení jsou připojena na sběrnici pomocí řadičů. Řadiče specializované (řadič disku) lze k nim připojit jen zařízení určitého
VíceAkademický rok: 2004/05 Datum: Příjmení: Křestní jméno: Osobní číslo: Obor:
Západočeská univerzita v Plzni Písemná zkouška z předmětu: Zkoušející: Katedra informatiky a výpočetní techniky Počítačová technika KIV/POT Dr. Ing. Karel Dudáček Akademický rok: 2004/05 Datum: Příjmení:
VíceDělení pamětí Volatilní paměti Nevolatilní paměti. Miroslav Flídr Počítačové systémy LS /11- Západočeská univerzita v Plzni
ělení pamětí Volatilní paměti Nevolatilní paměti Počítačové systémy Vnitřní paměti Miroslav Flídr Počítačové systémy LS 2006-1/11- Západočeská univerzita v Plzni ělení pamětí Volatilní paměti Nevolatilní
VíceCCNA I. 3. Connecting to the Network. CCNA I.: 3. Connecting to the network
CCNA I. 3. Connecting to the Network Základní pojmy Konvergence sítí (telefony, TV, PC, GSM) SOHO (Small Office and Home Office) nabídka a prodej produktů evidence objednávek komunikace se zákazníky zábava
VíceSbě b r ě n r i n ce
Sběrnice Sběrnice paralelní & sériové PCI, PCI-X PCI Express, USB Typ přenosu dat počet vodičů & způsob přenosu interní & externí ISA, PCI, PCI express & USB, FireWare Lokální & universální VL Bus PCI
VíceOptika v počítačovém vidění MPOV
Optika v počítačovém vidění MPOV Rozvrh přednášky: 1. A/D převod 2. zpracování obrazu 3. rozhraní kamer 4. další související zařízení 5. motivace - aplikace Princip pořízení a zpracování obrazu Shoda mezi
VíceSpeciální číslicové systémy. Paralelní sběrnice, interní sběrnice (PC, ISA, PCI, AGP, SCSI, ATA, vývoj k sériovým PCIe, SATA, SASC)
Speciální číslicové systémy Paralelní sběrnice, interní sběrnice (PC, ISA, PCI, AGP, SCSI, ATA, vývoj k sériovým PCIe, SATA, SASC) Paralelní sběrnice Lokální sběrnice (adresová, datová, řídicí logicky
VíceFVZ K13138-TACR-V004-G-TRIGGER_BOX
TriggerBox Souhrn hlavních funkcí Synchronizace přes Ethernetový protokol IEEE 1588 v2 PTP Automatické určení možnosti, zda SyncCore zastává roli PTP master nebo PTP slave dle mechanizmů standardu PTP
VíceMěřicí automatizované systémy
Měřicí automatizované systémy Jednotlivé přístroje PXI systém VXI systém Měřicí automatizované systémy Nároky na měřicí systém provoz laboratoř zpracování dat jednoúčelové rozsáhlé typ automatizace jednoúčelové
VíceSběrnice SCSI a její využití
Osnova přednášky Sběrnice SCSI a její využití Zasazení sběrnice SCSI do architektury PC. Úrovně řízení periferních zařízení (PZ), univerzální rozhraní. Charakteristika vývojových stupňů rozhraní SCSI.
VíceUplatnění sériových protokolů ve V/V sběrnici
Uplatnění sériových protokolů ve V/V sběrnici Co víme o sběrnicích? V počítači existují 2 klíčové sběrnice: systémová sběrnice a vstup/výstupní sběrnice (V/V sběrnice) Z hlediska hierarchie má každá sběrnice
VícePrincipy činnosti sběrnic
Cíl přednášky: Ukázat, jak se vyvíjely architektury počítačů v souvislosti s architekturami sběrnic. Zařadit konkrétní typy sběrnic do vývojových etap výpočetních systémů. Ukázat, jak jsou tyto principy
VícePROTOKOL O LABORATORNÍM CVIČENÍ
STŘEDNÍ PRŮMYSLOVÁ ŠKOLA V ČESKÝCH BUDĚJOVICÍCH, DUKELSKÁ 13 PROTOKOL O LABORATORNÍM CVIČENÍ Provedl: Jan Kotalík Datum: 3.1. 2010 Číslo: Kontroloval/a Datum: 1. ÚLOHA: Návrh paměti Pořadové číslo žáka:
VíceSběrnice (bus) Sběrnice. Typy sběrnic, charakteristika, použití
Sběrnice. Typy sběrnic, charakteristika, použití Sběrnice (bus) Pod pojmem sběrnice obecně rozumíme soustavu vodičů, která umožňuje přenos signálů mezi jednotlivými částmi počítače. Pomocí těchto vodičů
VíceSběrnice/sloty pro zásuvné karty
Program Systémové sběrnice počítače nejpodrobněji ISA popis signálů sběrnice, sledy signálů PCI express podrobnější popis sběrnice a základní principy její funkce CardBus PCMCIA Standarní rozhranní Paralelní
Víceenos dat rnici inicializaci adresování adresu enosu zprávy start bit átek zprávy paritními bity Ukon ení zprávy stop bitu ijíma potvrzuje p
Přenos dat Ing. Jiří Vlček Následující text je určen pro výuku předmětu Číslicová technika a doplňuje publikaci Moderní elektronika. Je vhodný i pro výuku předmětu Elektronická měření. Přenos digitálních
VíceReal Time programování v LabView. Ing. Martin Bušek, Ph.D.
Real Time programování v LabView Ing. Martin Bušek, Ph.D. Úvod - související komponenty LabVIEW development Konkrétní RT hardware - cíl Použití LabVIEW RT module - Pharlap ETS, RTX, VxWorks Možnost užití
VíceKonektory a Kabely. Aneb zařízení integrovaná do základní desky a konektory a kabeláž pro připojení externích zařízení
Karel Johanovský Michal Bílek SPŠ-JIA Konektory a Kabely Aneb zařízení integrovaná do základní desky a konektory a kabeláž pro připojení externích zařízení 1 Zařízení integrovaná do MB Základní deska se
VíceSemestrální práce z předmětu Speciální číslicové systémy X31SCS
Semestrální práce z předmětu Speciální číslicové systémy X31SCS Katedra obvodů DSP16411 ZPRACOVAL: Roman Holubec Školní rok: 2006/2007 Úvod DSP16411 patří do rodiny DSP16411 rozšiřuje DSP16410 o vyšší
VícePřednášející: Zdeněk Kotásek. Ústav počítačových systémů, místnost č. 25
PERIFERNÍ ZAŘÍZENÍ Přednášející: Zdeněk Kotásek Ústav počítačových systémů, místnost č. 25 1 Periferní operace základní principy Na periferní operaci se podílejí: počítač systémová sběrnice adaptér V/V
VícePaměti EEPROM (1) Paměti EEPROM (2) Paměti Flash (1) Paměti EEPROM (3) Paměti Flash (2) Paměti Flash (3)
Paměti EEPROM (1) EEPROM Electrically EPROM Mají podobné chování jako paměti EPROM, tj. jedná se o statické, energeticky nezávislé paměti, které je možné naprogramovat a později z nich informace vymazat
VíceINFORMAČNÍ A KOMUNIKAČNÍ TECHNOLOGIE
Název školy: Střední odborná škola stavební Karlovy Vary Sabinovo náměstí 16, 360 09 Karlovy Vary Autor: Ing. Hana Šmídová Název materiálu: VY_32_INOVACE_12_HARDWARE_S1 Číslo projektu: CZ 1.07/1.5.00/34.1077
VíceProfilová část maturitní zkoušky 2015/2016
Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2015/2016 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 26-41-M/01 Elektrotechnika Zaměření: technika
VíceObsluha periferních operací, přerušení a jeho obsluha, vybavení systémových sběrnic
Obsluha periferních operací, přerušení a jeho obsluha, vybavení systémových sběrnic 1 Cíl přednášky Zabývat se principy využití principů přerušení. Popsat, jak se tyto principy odrazily v konstrukci systémových
Více