MODERNIZACE VÝUKY PŘEDMĚTU ELEKTRICKÁ MĚŘENÍ



Podobné dokumenty
MODERNIZACE VÝUKY PŘEDMĚTU ELEKTRICKÁ MĚŘENÍ

Způsoby realizace této funkce:

1 z :27

Praktické úlohy- 2.oblast zaměření

5. A/Č převodník s postupnou aproximací

SEKVENČNÍ LOGICKÉ OBVODY

5. Sekvenční logické obvody

2.9 Čítače Úkol měření:

2.8 Kodéry a Rekodéry

KOMBINAČNÍ LOGICKÉ OBVODY

MULTISIM VÝUKOVÝ ELEKTRONICKÝ MATERIÁL

2.7 Binární sčítačka Úkol měření:

1. 5. Minimalizace logické funkce a implementace do cílového programovatelného obvodu CPLD

3. Sekvenční logické obvody

Střední průmyslová škola, Ústí nad Labem, Resslova 5, příspěvková organizace

Elektrická měření pro I. ročník (Laboratorní cvičení)

... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu

Zvyšování kvality výuky technických oborů

Témata profilové maturitní zkoušky

Projekt Pospolu. Sekvenční logické obvody Klopné obvody. Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych.

Zvyšování kvality výuky technických oborů

Návrh čítače jako automatu

Teorie úlohy: Operační zesilovač je elektronický obvod, který se využívá v měřící, výpočetní a regulační technice. Má napěťové zesílení alespoň A u

Virtuální a reálná elektronická měření: Virtuální realita nebo Reálná virtualita?

Návrh synchronního čítače

Sekvenční logické obvody

VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola a Střední odborné učiliště, Dubno

Zvyšování kvality výuky technických oborů

MULTISIM SIMULACE A ANALÝZA ČÍSLICOVÝCH OBVODŮ. úlohy. učební skripta

HAZARDY V LOGICKÝCH SYSTÉMECH

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ

Laboratorní cvičení č.11

PŘEVOD DAT Z PARALELNÍCH NA SÉRIOVÁ. 1. Seznamte se s deskou A/D P/S (paralelně/sériového) převodníku stavebnicového systému OPTEL.

1 Digitální zdroje. 1.1 Převod digitálních úrovní na analogový signál. Cílem cvičení je osvojení práce s digitálními zdroji signálu.

Logické funkce a obvody, zobrazení výstupů

Teoretický úvod: [%] (1)

Laboratorní cvičení z předmětu Elektrická měření 2. ročník KMT

Zvyšování kvality výuky technických oborů

Zvyšování kvality výuky technických oborů

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

1 Zadání. 2 Teoretický úvod. 4. Generátory obdélníkového signálu a MKO

Merkur perfekt Challenge Studijní materiály

VY_32_INOVACE_CTE_2.MA_18_Čítače asynchronní, synchronní. Střední odborná škola a Střední odborné učiliště, Dubno Ing.


Logické řízení s logickým modulem LOGO!

Měření pilového a sinusového průběhu pomocí digitálního osciloskopu

Pracovní list žáka (SŠ)

popsat princip činnosti základních zapojení čidel napětí a proudu samostatně změřit zadanou úlohu

Pracovní list žáka (SŠ)

Střední průmyslová škola elektrotechnická a informačních technologií Brno

LOGICKÉ ŘÍZENÍ. Matematický základ logického řízení

1.6 Operační zesilovače II.

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ MEII KOMBINAČNÍ LOGICKÉ OBVODY

mové techniky budov Osnova Základy logického Druhy signálů

Poř. č. Příjmení a jméno Třída Skupina Školní rok 2 BARTEK Tomáš S /10

MĚŘENÍ Laboratorní cvičení z měření Měření parametrů logického obvodu část Teoretický rozbor

Střední průmyslová škola elektrotechnická a informačních technologií Brno

Petr Myška Datum úlohy: Ročník: první Datum protokolu:

TEAM DESIGN ABB CHALLENGE. EBEC Brno března

Úloha 5 Řízení teplovzdušného modelu TVM pomocí PC a mikropočítačové jednotky CTRL

Střední odborná škola a Střední odborné učiliště, Hustopeče, Masarykovo nám. 1

MĚŘENÍ A DIAGNOSTIKA

Sekvenční logické obvody

Název projektu: EU peníze školám. Základní škola, Hradec Králové, M. Horákové 258

- + C 2 A B V 1 V 2 - U cc

Návrh asynchronního automatu

Zvyšování kvality výuky technických oborů

Číselné vyjádření hodnoty. Kolik váží hrouda zlata?

Curriculum skupiny predmetov

Střední průmyslová škola elektrotechnická a informačních technologií Brno


MĚŘENÍ NA INTEGROVANÉM ČASOVAČI Navrhněte časovač s periodou T = 2 s.

Zvyšování kvality výuky technických oborů

Převodník Ethernet ARINC 429

2 Přímé a nepřímé měření odporu

RLC obvody sériový a paralelní rezonanční obvod

Kódováni dat. Kódy používané pro strojové operace

4. Měření rychlosti zvuku ve vzduchu. A) Kalibrace tónového generátoru

ROZHRANÍ 4 VSTUPŮ/VÝSTUPŮ. 4x OPTICKY ODDĚLENÉ LOG. VSTUPY 4x RELÉ SPÍNACÍ VÝSTUPY OVLÁDÁNÍ: LINKA RS232

Měření vlastností střídavého zesilovače

Vrstvy periferních rozhraní

Virtualizace v architekturě počítačů Virtualization in architecture of computers

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Návrh ovládání zdroje ATX

Činnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus

Vrstvy periferních rozhraní

T-DIDACTIC. Motorová skupina Funkční generátor Modul Simatic S7-200 Modul Simatic S7-300 Třífázová soustava

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ

Kódování signálu. Problémy při návrhu linkové úrovně. Úvod do počítačových sítí. Linková úroveň

Organizace předmětu, podmínky pro získání klasifikovaného zápočtu

Nízkofrekvenční (do 1 MHz) Vysokofrekvenční (stovky MHz až jednotky GHz) Generátory cm vln (až desítky GHz)

Vzdálené laboratoře pro IET1

Struktura a architektura počítačů (BI-SAP) 10

elektrické filtry Jiří Petržela filtry se spínanými kapacitory

TCL. Měřící modul proudu 4-20mA s výstupem RS485

II. Úlohy na vložené cykly a podprogramy

Logické řízení výšky hladiny v nádržích

Typy a použití klopných obvodů

L A B O R A T O R N Í C V I Č E N Í

Transkript:

Projekt: MDERNIZACE VÝUKY PŘEDMĚTU ELEKTRICKÁ MĚŘENÍ Úloha: Měření kombinačních logických funkcí kombinační logický obvod - generátor parity bor: Elektrikář slaboproud Ročník: 3. Zpracoval: Ing. Jiří Šima Střední odborná škola trokovice, 29 Projekt je spolufinancován Evropským sociálním fondem a státním rozpočtem České republiky

Střední odborná škola trokovice Projekt Modernizace výuky předmětu elektrická měření, CZ..7/..8/.6 je spolufinancován Evr opským sociálním fondem a státním rozpočtem České republiky KMBINAČNÍ LGICKÝ BVD GENERÁTR PARITY Generátor parity je kombinační logický obvod, který identifikuje vznik chyby v binárním slově. Generátor parity si prohlídne binární slovo a generuje jednoduchý výstup, tzv. paritní bit (PB), který je přenášen nebo uchován a použije se ke kontrole přeneseného (uchovaného) slova. Jeho činnost je patrná z obrázku. PB PB2 CH = Slovo (kombinace proměnných) Činnost generátoru parity - Je-li v binárním slově sudý počet logických hodnot, bude PB =. - Je-li v binárním slově lichý počet logických hodnot, bude PB =. Jedná se o tzv. sudou paritu, použijeme-li navíc invertor, mluvíme o tzv. liché paritě. Paritní bit PB je přenášen společně se vstupním slovem. Je-li binární slovo čteno z paměti nebo obdrženo na vzdáleném místě, je znovu vyzkoušeno na generátoru parity a nový paritní bit PB2 je porovnán s PB v obvodu R. ba paritní bity musí být stejné, neboli PB = PB2. V případě rozdílnosti obou bitů vznikla někde chyba v jednom bitu, a výstup bude CH = (CH = chyba). Metoda předpokládá, že se chyba objeví pouze v jedné, a to libovolné, bitové pozici slova. Pokud by vznikly současně dvě chyby najednou, byly by oba paritní bity stejné, a chyba by se neobjevila. Generátor parity je možné zapojit se stejnými logickými členy (R) i paralelně.

Sudá parita Lichá parita Zadání úlohy V simulačním program Multisim pomocí logických členů a měřicích přístrojů ověřte činnost generátoru parity: - je-li v binárním slově sudý počet logických hodnot, bude PB = - je-li v binárním slově lichý počet logických hodnot, bude PB = můžete použít zapojení podle prvního nebo druhého obrázku Struktura protokolu. Zadání 2. Vypracování - realizace logického obvodu generátor parity pomocí logických členů R a simulujte chybu v jednom bitu (vložené obrázky schémat z Multisimu a jejich popis) - realizovaný generátor parity prověřte pomocí měřicích přístrojů - Logického konvertoru, Logického analyzátoru a Generátoru slov (vložené obrázky sejmutých obrazovek měřicích přístrojů a jejich technický popis) 3. Seznam měřicích přístrojů a seznam součástek 4. Závěr - poznatky z řešení vypracování a simulace obvodů - využití v praxi Teoretické otázky k měřené úloze. jakých logických funkcí (logických členů) využívá generátor parity? a) NAND b) NR

c) R 2. K čemu slouží generátor parity? a) identifikuje vznik chyby v binárním slově b) identifikuje vznik kladných pulzů v binárním slově c) identifikuje vznik záporných pulzů v binárním slově 3. Kdy bude paritní bit (PB) roven? a) je-li v binárním slově sudý počet logických hodnot b) je-li v binárním slově lichý počet logických hodnot c) je-li v binárním slově žádná logická hodnota 4. Kdy se bude na výstupu generátoru parity chyba (CH) rovnat? a) Tento stav nenastane b) V případě rozdílnosti obou bitů PB a PB2 c) V případě rovnosti obou bitů PB a PB2 Řešení x); 2x); 3x); 4x) KRITÉRIA HDNCENÍ Známka Kritéria 4 správné odpovědi 2 3 správné odpovědi 3 2 správné odpovědi 4 správná odpověď 5 správných odpovědí

PUŽITÁ LITERATURA Multisim elektronická laboratoř na PC Antonín Juránek BEN Praha 28 Elektronika III Ing. Jan Kesl - BEN Praha 23 Internet

Protokol: MDERNIZACE VÝUKY PŘEDMĚTU ELEKTRICKÁ MĚŘENÍ Úloha: Měření kombinačních logických funkcí kombinační logický obvod - generátor parity bor: Elektrikář slaboproud Ročník: 3. Zpracoval: Ing. Jiří Šima Střední odborná škola trokovice, 29 Projekt je spolufinancován Evropským sociálním fondem a státním rozpočtem České republiky

Zadání V simulačním program Multisim pomocí logických členů R a měřicích přístrojů ověřte činnost generátoru parity: - je-li v binárním slově sudý počet logických hodnot, bude PB = - je-li v binárním slově lichý počet logických hodnot, bude PB = Nasimulujte chybu v jednom bitu. Můžete použít zapojení podle prvního nebo druhého obrázku Vypracování Schéma generátoru parity pomocí logických funkcí R, Logického analyzátoru a Generátoru slov. Paritní bity z UC a U2B přivedeme na vstup členu R U2C: UA 3 UB 5 UC UD 9 U2A U2B 3 U2C 2 4 6 7 8 2 4 5 6 7 8 WG 6 2 4 6 9 2 2 22 LA 23 F C Q T 5 3 R T Title: GENERÁTR PARITY Circuit Designed by: Jiří Šima Document N: Revision:. Checked by: Date: 29-9-3 Size: A Approved by: Sheet of Simulace obvodu: Vstupní proměnné z generátoru slov přivedeme na jednotlivé vstupy log. členů R.

Na Logickém analyzátoru sledujeme odezvy, jak vstupních proměnných (červené signály), tak signály výstupní. Paritní bit PB žlutý signál, PB2 modrý signál. Signál vzniklé chyby je realizován zelenou barvou. Z analyzátoru vyplývají následující pravidla: - je-li v binárním slově sudý počet logických hodnot, bude PB = - je-li v binárním slově lichý počet logických hodnot, bude PB = Simulace chyby v jednom bitu: UA 3 UB 5 UC UD 9 U2A U2B 3 U2C 2 4 6 7 8 2 4 5 6 7 8 WG 6 6 2 7 9 2 2 22 LA 23 F C Q T 5 3 R T Title: GENERÁTR PARITY Circuit Designed by: Jiří Šima Document N: Revision:. Checked by: Date: 29-9-3 Size: A Approved by: Sheet of

Ve schématu jsme jeden ze vstupů členu U2B připojili na společný bit členu U2A, abychom simulovali chybu. Vstupní proměnné se nemění: Výsledná chyba (zelený signál) se projeví v rozdílnosti paritních bitů PB a PB2. Seznam měřicích přístrojů: generátor slov logický analyzátor WG LA Seznam použitých součástek: 7x - logický obvod R I 7486 4. Závěr xxxxxxxxx