Číslicová technika 2. část učební texty (HS - určeno pro potřebu SPŠ Zlín) Str.: - 1 -

Rozměr: px
Začít zobrazení ze stránky:

Download "Číslicová technika 2. část učební texty (HS - určeno pro potřebu SPŠ Zlín) Str.: - 1 -"

Transkript

1 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: EKVENČNÍ OBVOY tav výstupu sekvenčních logických členů a obvodů závisí nejen na kombinaci vstupních proměnných, ale i na stavu výstupu při předchozí kombinaci vstupních proměnných. Podstatnou částí sekvenčního členu je paměťový člen, který zabezpečuje žádoucí uchování informace. ako paměťový člen je v obvodech TTL využíván bistabilní klopný obvod. Analogií kombinačního členu může být např. obyčejné tlačítko. eho kontakty jsou sepnuty jen tak dlouho, pokud je stlačeno. Naproti tomu analogií paměťového členu je např. páčkový přepínač. Byl-li přepnut do jedné z poloh, setrvává v ní, tj. uchovává poslední informaci. o druhé polohy se může dostat jen vnějším zásahem. 7.. ozdělení klopných obvodů a) bistabilní - dva základní stavy, obvod je možné přepnout do jednoho z nich jen při vnějším zásahu b) monostabilní - setrvává v jednom stavu, do druhého se přepíná po vnějším zásahu jen na určitou dobu a pak se samočinně vrací zpět c) astabilní - multivibrátor, nemá stálý stav, opakovaně se sám překlápí 7.2. Nesynchronizované klopné obvody Princip dvojtlačítka: Poměrně jednoduchým, ukázkovým sekvenčním obvodem je zapínání a vypínání zařízení pomocí dvojtlačítka, kdy jedním tlačítkem obvod zapínáme, druhým vypínáme. eléové schéma je uvedeno na obr. 5. A - spínací tlačítko B - rozpínací tlačítko stykač k - spínací kontakt stykače Obr.5: Kontaktní schéma zapínání a vypínání obvodu dvojtlačítkem Po stisku A prochází proud přes rozpínací tlačítko B do cívky stykače a tím dochází k sepnutí kontaktů stykače (log. nastává, pokud prochází cívkou stykače proud). edním z těchto kontaktů k prochází proud do cívky i poté byl-li přerušen kontakt tlačítka A. Teprve po stisku B dojde k přerušení obvodu a tím i přerušení kontaktu k. Tento obvod můžeme vyjádřit pomocí pravdivostní tabulky a následně Karnaughovy mapy, ze které dostaneme výsledný vztah mezi vstupními veličinami a výstupem. Z Karnaughovy mapy: A B k k A B k AB = A B + k B = ( A + k) B = ( A + k) B Po úpravě pomocí e-morganova zákona: = A + k + B Z výsledného vztahu nyní můžeme sestavit blokové schéma (obr. 6). Obr.6: Blokové schéma dvojtlačítka, řešené pomocí členů NO Pozn.: vstupy jsou pouze dva - a to tlačítka A, B Klopný obvod typu - tav klopného obvodu je řízen dvěma vstupy. Pro vysvětlení - klopného obvodu (dále jen KO) je nutné tyto vstupy definovat:

2 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Ten vstup, na němž působící úroveň H uvede KO (jeho výstup ) do stavu H, se označuje vstup (od anglického set - nastavit). Ten vstup, na němž působící úroveň H uvede KO do stavu L, se označuje jako vstup (reset - nulovat). Uvažujme dva logické členy NO (které označíme A a B), zapojené podle obr. 7. n n L L n- L H L H H L H L H H neurč. A B Obr.8: kladba jednoduchého KO - s negovanými vstupy: (použity členy NAN), časový diagram Obr.7: kladba jednoduchého KO - s přímými vstupy s log. členy NO, příklad časového diagramu a pravdivostní tabulka. Při rozboru činnosti - klopného obvodu vycházíme z pravdivostní tabulky součtového členu NO. Přivedeme-li na vstup (set) členu A úroveň H, pak musí být na výstupu úroveň L. Tato úroveň se přenese na druhý vstup členu B. Bude-li na prvním vstupu tohoto členu (vstup reset) rovněž úroveň L, pak na výstupu bude log. úroveň H. Úroveň H se přenáší na druhý vstup členu A. Na výstupu zůstává tedy úroveň L. Podle výše uvedené definice nazýváme vstup A nastavovací () a vstup B nulovací (). Přivedeme-li nyní na vstup úroveň L, zůstane stav obou výstupů nezměněn, neboť na jeden vstup členu A stále působí úroveň H od výstupu a oba vstupy členu B jsou na úrovni L. Přivedeme-li na vstup úroveň L a na vstup úroveň H, vymění si oba log. členy úlohu a obvod se překlopí. Obvod podle obr.7 představuje jednoduchý KO. Má dva výstupy a, jejichž stav je vzájemně opačný. tav, při němž je na výstupech = H a = L, označujeme jako stav H klopného obvodu. Tento stav vyjadřujeme i označením "KO je nastaven". tav výstupů = L a = H označujeme jako stav L klopného obvodu. Vyjadřujeme jej též označením "KO je nulován". Byl-li na začátku KO ve stavu H a přijde-li úroveň H na vstup, stav obvodu se nezmění. Podobně, byl-li na počátku KO ve stavu L a přijde-li na vstup úroveň H, zůstane stav obvodu nezměněn. Počáteční stav obvodu zůstane zachován také tehdy, přijde-li na vstupy a současně úroveň L. Vidíme tedy, že výsledný stav KO záleží nejen na úrovních přivedených na oba vstupy, ale i na předchozím stavu obvodu. Zvláštní případ nastane, přivedeme-li na vstupy a současně úrovně H. Po dobu působení těchto úrovní budou mít výstupy obou log. členů úrovně L. Odstraníme-li současně úrovně H ze vstupů, přejde KO náhodně do jednoho z obou stavů (v jiném případě bude hodnota výstupů určena skutečností, který ze vstupů bude déle držen v úrovni H). Výsledný stav KO bude tedy neurčitý. tav, při němž na vstupy a působí současně úrovně H, nemůžeme tedy pro účely logického rozhodování používat používáme termínu: zakázaný stav obvodu. Činnost popsaného klopného obvodu můžeme popsat pravdivostní tabulkou podle tab. 7. V tabulce znamená n- předchozí stav KO (n je stávající stav ; n- je předchozí okamžik). Všimněme si nyní KO sestaveného analogicky z log. členů NAN na obr. 8. n n L L neurč. L H H L H L L H H H n- A B

3 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Podle základní pravdivostní tabulky pro členy NAN, nelze obvod řídit úrovní H na vstupech. Na druhý vstup bude totiž vždy působit úroveň L z jednoho výstupu. KO - sestavený z log. členů NAN lze tedy řídit jen úrovněmi L na vstupech (toto vyplývá z agresivity úrovně L u logických členů NAN). Abychom vyhověli definici vstupů a, která byla výše uvedena, musíme opačnou řídící úroveň respektovat v označení vstupů. To lze realizovat s použitím znaků negace, tj. vstupy označíme a. Ve schématické značce KO, která je na obr. 8, je pak negace vyjádřena značkami negace (kroužky) u vstupů. KO tohoto druhu se označuje jako KO - s negovanými (nepřímými) vstupy. Značky negace zde vyjadřují symbolicky invertory. Kdybychom do obou vstupů zařadili invertory, mohli bychom KO ovládat úrovní H stejně jako v případě podle obr. 7. Činnost KO lze popsat pravdivostní tabulkou u obr. 8. Klopný obvod - sestavený z logických členů NAN jsou mnohem častěji používány, než obvody ze členů NO ynchronizované klopné obvody Hodinové impulsy KO -, které jsou popsány výše, náleží mezi KO nesynchronizované. V praxi se častěji používá synchronizovaných KO. K synchronizaci slouží synchronizační impulsy, označované také jako impulsy taktovací nebo impulsy hodinové. Přivádějí se na synchronizační (hodinový) vstup synchronizovaných obvodů (tento se obvykle označuje: ). Na ostatní, tzv. informační vstupy synchron. obvodů se nejprve přivedou dané log. úrovně. aný obvod se pak uvede do žádané činnosti až působením synchron. impulsu, který má obvyklou log. úroveň L nebo H Klopný obvod typu --T KO, který je opatřen obvody umožňujícími jeho synchronizaci hod. impulsy, bývá označován jako KO --T (T je od slova takt). Zapojení takového obvodu je na obr. 9. Vlastnímu KO - je předřazen řídící obvod sestavený ze dvou log. členů NAN. ynchronizační vstup je označen (clock - hodiny). c a L L n- L H L H H L H L H H neurč. b d Obr. 9: kladba KO --T s logickými členy NAN jednoduchého klop. obvodu --T s negovanými vstupy, pravdivostní tabulka a příklad časového diagramu e-li na vstupu obvodu úroveň H a přijde-li na vstup úroveň H, bude výstup členu c na úrovni L a výstup přejde na úroveň H a tedy i klopný obvod přejde do stavu H. Přejde-li nyní vstup do úrovně L (ukončí se hod. impuls), bude na výstupech obou členů c a d stav H a stav klopného obvodu se nezmění. e-li na vstupu obvodu úroveň H a přijde-li na synchronizační vstup úroveň H, bude na výstupu členu d úroveň L. Výstup přejde na úroveň H a KO přejde do stavu L. Přejde-li nyní vstup do úrovně L (ukončí se hod. impuls), bude na výstupech obou členů c a d ve stavu H. tav KO se tím opět nezmění. tav KO se mění v obou případech s příchodem hodin. impulsu, to je v okamžiku, kdy tento impuls nabude úrovně H. Pravdivostní tabulka popsaného obvodu --T, v níž je zapsán stav po ukončení hod. impulsu, je na obr Klopný obvod typu iným druhem synchronizovaného KO je klopný obvod. U tohoto obvodu je realizováno opatření, jímž se vylučuje možnost vzniku nežádoucího neurčitého stavu KO. Opatření spočívá v tom, že vstup je spojen se vstupem prostřednictvím invertoru. Vstupy a mají tedy vždy opačnou úroveň. Vzniká tak jediný vstup (kromě hodinového), označovaný jako vstup (od slova ATA). n n

4 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: c a t n t n+ L L H H H L d b ~ Obr. 20: kladba klopného obvodu, příklad časového diagramu, tabulka a schematické vyjádření e-li na vstupu (data) úroveň H a přijde-li na vstup (clock) úroveň H, bude na výstupu členu c úroveň L. KO přejde do stavu H a v něm setrvá i po ukončení hodinového impulsu. e-li na vstupu úroveň L a přijde-li na vstup úroveň H, bude na výstupu log.členu úroveň L. KO přejde do stavu L a v něm setrvá i po ukončení hod. impulsu. Informace přítomná na vstupu se tedy s hodinovým impulsem přesouvá na výstup. KO tohoto typu má jednu nevýhodu. e-li na vstupu úroveň H, sleduje výstup KO všechny změny log. úrovní na vstupu. Funkci obvodu je tedy nutno upřesnit takto: je-li před příchodem a v době trvání hod. impulsu vstup na úrovni H, bude po ukončení hod. impulsu KO ve stavu H. e-li před příchodem a v době trvání hod. impulsu vstup na úrovni L, bude po ukončení hod. impulsu KO ve stavu L Klopný obvod typu T inou možnost jak odstranit neurčitý stav u - klopného obvodu představuje realizace klopného obvodu T, jehož zapojení je uvedeno na obr.2. Vždy s příchodem log. úrovně H na vstup T, dojde ke změně log. úrovně na výstupech. edná se tedy v podstatě o děličku dvěma (této činnosti se využívá v čítačích). Tento KO se dá realizovat i pomocí klopného obvodu, který je uveden na obr.22. Pro správnou činnost takto zapojených obvodů je nutné do vstupu zařadit derivační tvarovač. T ~ T ~ Obr.2: Klopný obvod T realizovaný Obr. 22: Klopný obvod T realizovaný pomocí klopného obvodu --T pomocí klopného obvodu vojité klopné obvody Činnost jednoduchých KO - může být nepříznivě ovlivňována rušivými signály. ostanou-li se na vstupy a náhodné špičky napětí, může se snadno nežádoucím způsobem změnit stav KO. () c a (K) d KO - A master b KO - B slave Obr. 23: kladba dvojitého KO --T a -K s logickými členy NAN

5 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Větší odolnost proti rušení tohoto druhu mají KO synchronizované. U nich se stav KO působením rušení může měnit jen tehdy, trvá-li hodinový impuls. eště dokonalejší jsou KO dvojité. Příklad takového obvodu je na obrázku 23 - je složen ze dvou klopných obvodů --T a z jednoho invertoru. e-li na vstupu úroveň L, nemůže být stav KO A ovlivněn signálem na vstupech a. Přechází-li vstup na úroveň H, tj. přišel-li hodinový impuls, způsobí signál na vstupech a příslušnou změnu stavu KO A. Na druhý KO B se však signál nedostane, neboť jeho hodinový vstup je působením invertoru ve stavu L. Teprve s ukončením hodinového impulsu přejde vstup klopného obvodu B na úroveň H a stav výstupu KO A se přenese do KO B. oučasně se KO A izoluje od dalších signálů na vstupech a. ušení se může uplatňovat jen v době trvání hodinového impulsu. Proto je nutno používat co nejkratší hodinové impulsy. První KO A se označuje jako řídící (master - pán), druhý KO B je řízený (slave - otrok). Tento typ KO se označuje též pojmem master - slave. tav celého KO se mění se změnou stavu obvodu řízeného. ojde k ní se změnou hod. impulsu z úrovně H na L, tj. s týlovou hranou tohoto impulsu. Aby byla zabezpečena spolehlivá činnost obvodu, musí být žádoucí signál na vstupech a přítomen v určitém časovém předstihu před příchodem týlové hrany hod. impulsu. Hrana hod. impulsu, při níž dojde k žádoucí výsledné změně KO, je hranou aktivní. oba, o kterou musí signál na vstupech KO předbíhat aktivní hranu, je doba předstihu klopného obvodu. V popsaném dvojitém KO jsou použity obvody --T, jejichž výstupy mohou být v neurčitém stavu při nevhodné kombinaci signálů na vstupech. ednu metodu vyloučení neurčitých stavů jsme si ukázali na KO typu. iná metoda spočívá v zavedení zpětné vazby z výstupu na vstupy KO (podobně jako u sekvenčního klopného obvodu typu T). Poněvadž výstup má jen dva stabilní stavu, je působením zpětné vazby vždy jeden z uvažovaných vstupů na úrovni L, vedené od výstupu. Takto uspořádaný obvod se označuje jako klopný obvod -K. Písmeny a K jsou pak označeny i vstupy obvodu tak, že je vstup namísto a vstup K namísto. Při sledování různých kombinací signálů na vstupech dojdeme k těmto závěrům: jeli na vstupech a K klopného obvodu trvale úroveň L, zůstane stav KO s hod. impulsem nezměněn; máli KO před příchodem hod. impulsu na vstupu úroveň H a na vstupu K úroveň L, přejde KO s týlem hod. impulsu do stavu H; má-li KO před příchodem hod. impulsu na vstupu úroveň L a na vstupu K úroveň H, přejde KO s týlem hod. impulsu do stavu L. Při =K=log.H se klopný obvod chová jako KO typu T tj. obvod dělí vstupní frekvenci hodinového signálu dvěmi. Tab. 9: Pravdivostní tabulka KO -K. t n t n+ K L L L H L H L H H H n n H L Činnost KO -K můžeme popsat jednodušeji pravdivostní tabulkou (tab. 9). V tabulce: t n je stav před příchodem hodinového impulsu, t n+ je stav po ukončení hodinového impulsu, n je stav výstupu před příchodem hodinového impulsu Klopné obvody řízené změnou stavu hodinového vstupu ynchronizované KO - a byly řízeny stavem hod. vstupu (hodnotou log. 0 nebo log.). V době trvání hodinového signálu stavu H mohl být KO ovlivněn i rušením. iziko rušení je možno zmenšovat zkracováním doby trvání hod. impulsu, což však má své omezení dané operační rychlostí obvodů. iná metoda k vyloučení rušení spočívá ve změně způsobu řízení - stav KO je pak dále řízen jen změnou úrovně na vstupu, tedy dynamicky. Trvalá úroveň L nebo H vstupu v tomto uspořádání stav KO neovlivní. Zapojení KO --T, jehož stav je řízen čelem hod. impulsu je uvedeno na obr. 24. Obvod je vytvořen ze šesti logických členů NAN. va z těchto členů tvoří hlavní KO -, čtyři log. členy (které jsou mu předřazeny) jeho řídícím obvodem. sou zapojeny tak, že tvoří tři souvisící KO. e-li vstup na úrovni L, jsou vnitřní vstupy a na úrovni H a stav hlavního KO se nezmění. Předpokládejme nyní, že na vstup působí úroveň L, na vstup úroveň H, a že vstup přechází ze stavu L do stavu H. Člen d má na obou svých vstupech úrovně H, jeho výstup je tedy na úrovni L a výstup členu c je na úrovni H.

6 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Vstup je tedy nezměněn. Úroveň L na vstupu se však neguje členem a, takže člen b má na všech vstupech úrovně H. Vstup tedy nabude úrovně L a hlavní KO přejde do stavu H. ojde-li nyní (když hodin. vstup přešel do stavu H) ke změně signálu na vstupu nebo na vstupu, nebude již stav klopného obvodu ovlivněn. Po každém přechodu hodin. signálu do stavu L nabudou vnitřní vstupy a úrovně H (nastane paměťový efekt obvodu). Obr. 24: kladba KO --T a (čárkovaně), řízeného změnou stavu hodin. vstupu. Přejde-li např. vstup na úroveň H, budou nadále úrovně H na všech vstupech členu b, takže stav vstupů a se nezmění. Přejde-li vstup na úroveň L, budou sice na dvou vstupech členu c úrovně H, avšak na třetí vstup bude působit úroveň L od vstupu. Proto si i vstup ponechá svůj původní stav. Podobně lze vysledovat činnost KO při jiných kombinacích signálů na vstupech. Bude-li na vstupech a před příchodem hodinového impulsu úroveň H, zůstane s hodinovým impulsem stav obvodu nezměněn. Bude-li na vstupech a před příchodem hodinového impulsu úroveň L, bue výsledný stav klopného obvodu neurčitý, neboť hodinový impuls přesune úrovně L na vnitřní vstupy a. ituace v odvodu se může změnit opět pouze s příchodem čela hodinového signálu. V popsaném obvodu se vyskytuje opět problém neurčitého stavu. Lze jej odstranit tak, že vytvoříme pouze jediný informační vstup podobně, jak jsme učinili u jednoduchého klop. obvodu. V daném případě k tomu nemusíme použít zvláštní invertor, ale využijeme log. členů v řídící části obvodu. Protože je tento druh obvodů řízen změnou stavu hodinového vstupu, odpadá také hlavní nevýhoda jednoduchého KO typu, u něhož informace ze vstupu prochází na výstup po celou dobu trvání hod. impulsu. Uspořádání tohoto obvodu je na obr. 24 vyznačeno čárkovaně (u tohoto obvodu se nepoužije vstup a místo vstupu bude jeden datový vstup ) toto uspořádání je použito u obvodu Činnost: předpokládejme na vstupu úroveň H. Pokud bude na hod. vstupu úroveň L, je na vnitřních vstupech a úroveň H a stav klopného obvodu se nemění. Na výstupu členu (d) je úroveň L, která působí na jeden vstup členu (a). Výstup členu (a) má tedy úroveň H. Přijde-li nyní hod. impuls, bude na všech vstupech členu (b) úroveň H, jeho výstup přejde do L a KO bude mít stav H. Bude-li před příchodem hod. impulsu na vstupu úroveň L, bude na dvou vstupech členu (c) úroveň H. příchodem hod. impulsu bude tato úroveň i na třetím vstupu, na výstupu členu (c) bude úroveň L a klopný obvod přejde do stavu L. ruhý vstup členu (d) má nyní na vstupu úroveň L od vstupu a změna informace na vstupu již nemůže obvod ovlivnit. Uvedený obvod lze navíc opatřit asynchronními vstupy, jimiž lze řídit stav obvodu nezávisle na řízení vstupy a INTEGOVANÉ KLOPNÉ OBVOY Nejčastěji používanými obvody jsou KO typu -K, které jsou řízeny týlem hodinových synchronizačních impulsů a klopný obvod řízený čelem hodinových impulsů. Integrovaný obvod -K s označením MH 7472: Tento obvod je opatřen třemi vstupy a třemi vstupy K, což dovoluje zavést dodatečné kombinační funkce, jimiž lze obvod řídit ( na vstupech a K se uplatňují funkce log. součinu AN ale je možno je spojit do jednoho vstupu). Uvedený KO je opatřen dalšími vstupy: a, jimiž lze stav KO řídit přímo. Aby obvod pracoval podle pravdivostní tabulky musí být na vstupech a úroveň H. Úrovní L na

7 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: vstupu uvedeme KO do stavu H. Změna stavu KO nastává se změnou impulsu hodinového signálu z úrovně H na L (obvod je řízen týlovou hranou impulsu). Obr.25: zapojení vývodů IO a schematický znak obvodu MH7472 P hodinový signál Obvod 7472 má univerzální použití hodí se např. pro posuvné registry, čítače a obecně jako paměťový člen jednobitové informace. alším integrovaným obvodem, ze kterým lze stavět registry je dvojitý registr K s asynchronním nastavením a nulováním 742: Obvod 742 obsahuje dva nezávislé klopné obvody -K vybavené nulováním a nastavením. Klopné obvody jsou řízeny sestupnou hranou hodinových impulzů (vstupy P). tav na výstupech a závisí na úrovni řídicích vstupů a K před příchodem sestupné hrany hodinového impulzu. Vstupy, K umožňují klopný obvod synchronně nulovat nebo nastavit. Pro = K = H dostáváme klopný obvod T (dělič dvěma), kdy každá náběžná hrana na vstupu P invertuje stav výstupů. Asynchronně (tj. nezávisle na hodinovém signálu) je možné obvod nulovat nebo nastavit vstupy nebo. Obr.26: schématický znak obvodu 742 Integrovaný obvod MH7474 dvojitý klopný obvod s nulováním a nastavením. e to klopný obvod řízený čelem (náběžnou hranou) hodinového impulsu. Kromě vstupu (data) má tento integrovaný obvod navíc negované vstupy a. Tyto vstupy mají své opodstatnění, protože umožňují jednoduché nulování či nastavení a to impulsem o úrovni L (podobně jako u obvodu 7472) Obr. 27: Pravdivostní tabulka, schématický znak integrovaného obvodu MH7474

8 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Posuvné registry Bistabilní KO může uchovat jeden bit dvojkového čísla. V číslicové technice potřebujeme často uchovat dvojkové číslo o větším počtu bitů. K tomu lze využít většího počtu bistabilních KO. Tyto obvody musí být ovšem vhodně organizovány tak, aby bylo možno dvojkové číslo pohodlně vkládat a vyjímat. eden ze způsobů takové organizace je použit v posuvných registrech. Posuvným registrem rozumíme zařízení využívající bistabilních KO, do něhož můžeme vložit informaci a tu pomocí vnějších řídících signálů posouvat od jednoho KO ke druhému. Počet KO uvnitř registru udává délku registru a současně počet bitů dvojkového čísla, který může být uložen Posuvné registry typu -K Tyto posuvné registry využívají KO typu -K. Při výkladu funkce budeme vycházet z pravdivostní tabulky tohoto klopného obvodu. Uvažujme jednoduché zapojení tří KO podle obr. 27. Předpokládejme, že všechny KO (jejich výstupy) jsou na počátku ve stavu L. Na vstup obvodu a nyní přivedeme úroveň H, jejíž negovaná hodnota se objeví na vstupu K. Přivedeme-li nyní hod. impuls na vstup, přejde s jeho týlem výstup obvodu - do stavu H. Ostatní obvody měly před příchodem hodinov. impulsu na vstupech úrovně L a na vstupech K úrovně H. Podle pravdivostní tabulky zůstane tedy jejich stav po ukončení hodin. impulsu nezměněn. Předpokládejme, že úroveň H na vstupu obvodu a trvá. Po druhém hodin. impulsu setrvá obvod a ve stavu H a obvod b (jeho výstup 2) přejde do stavu H. Po třetím hod. impulsu budou ve stavu H všechny tři KO. Informace H, která byla na vstupu registru, se třemi hod. impulsy přesunula na výstup registru. Činnost obvodu můžeme vyjádřit časovým diagramem podle obr ériový vstup ériový výstup K ~ K ~ K ~ "a" "b" "c" Obr. 28: Posuvný registr -K se sériovým vstupem. Obr. 29: Časový diagram při trvalé Obr.30: Časový diagram při posuvu úrovni H na vstupu impulsu úrovně H Uvedený obvod je posuvným registrem se sériovým vstupem a paralelními výstupy, které jsou výstupy jednotlivých KO. Na těchto výstupech je možno sledovat postup plnění registru a odebírat z nich informace o obsahu každého bitu registru. Uvedený KO posouvá informaci jen od vstupu k výstupu. e to tedy jednosměrný posuvný registr se směrem posuvu vpřed. Tímtéž obvodem můžeme posouvat jen jediný impuls. Příslušný časový diagram je uveden na obr. 29. hceme-li všechny KO uvést do stavu L, můžeme tuto úroveň posouvat ze sériového vstupu. Mnohem snáze lze tuto operaci realizovat s použitím vstupů nulování KO. sou-li tyto vstupy všech KO spojeny, uvede se každý KO registru do stavu L po přivedení impulsu úrovně L na tyto vstupy. Obdobně lze s použitím vstupů "nastavení" nastavit celý registr do stavu H.

9 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: ériový vstup K ~ K ~ K ~ sériový výstup "a" "b" "c" ~ nulování rízení V V2 V3 Obr. 3: posuvný registr typu -K s paralelními vstupy (V až V3). Asynchronních vstupů je možno též využívat ke vkládání informace do registru (obr.30). hceme-li uvést např. KO a do stavu H, přivedeme impuls úrovně L na jeho vstup "nastavení"- tj. vstup. Podobně je možno vložit informaci do ostatních KO. Vzniká tak posuvný registr s paralelními vstupy. K zápisu informace do posuvného registru zde slouží log. členy NAN, které jsou u každého KO. Při zápisu se nejprve celý registr vynuluje impulsem úrovně L do vstupu "nulování". Vstup "řízení" () je přitom na úrovni L. Na paralelní vstupy se nyní přivedou informace, které mají být do registru zapsány (např. V=, V2=0, V3=) Tyto informace budou do registru přeneseny impulsem úrovně H na svorce "řízení". Po ukončení zápisu informací se vstup "řízení" uvede opět na úroveň L. Pak po přivedení dalších hod. impulsů je možno zapsanou informaci odebírat z paralelních výstupů označených až 3 nebo (doplněnou popřípadě o informace ze sériového vstupu) posouvat směrem k sériovému výstupu. Zapojíme-li posuvný registr tak, že jeho sériový výstup připojíme k sériovému vstupu, vznikne kruhový registr (použití např. pro postupné cyklické zapínání světelné reklamy nebo povely k pravidelnému cyklickému otevírání ventilů v technologickém. procesu). Tuto zpětnou vazbu můžeme realizovat např. tak, že výstup posledního KO spojíme se vstupem prvního obvodu a výstup posledního obvodu se vstupem K prvního obvodu. Bude-li registr na počátku vynulován, nebude se s hodinovými impulsy jeho stav měnit. Uvedeme-li jeden KO do stavu H (např. použitím asynchronního vstupu), bude působením hod. impulsů tento stav obíhat registrem dokola. Podobně lze do registru vložit celé dvojkové číslo. Vložíme jej buď postupně použitím asynchronního vstupu jednoho klopného obvodu a hodinových impulsů, nebo paralelními vstupy registru. Zpětnou vazbu můžeme také uspořádat tak, že spojíme výstup posledního KO se vstupem K prvního obvodu a výstup posledního obvodu se spojí Impuls číslo ohnsonův čítač se vstupem prvního obvodu. Předpokládejme, že byl registr na počátku vynulován. Výstup posledního obvodu dává na vstup prvního obvodu úroveň H, výstup posledního obvodu dává úroveň L na vstup K prvního obvodu. Po prvním hod. impulsu přejde tedy první KO do stavu H, po druhém hod. impulsu přejde do stavu H další obvod atd., až se celý registr naplní stavem H (viz uvedená tabulka ohnsonova čítače). Nyní dává poslední KO vstupům prvního obvodu opačné informace. dalšími příchody hod. impulsů se tedy registr zaplní stavem L. Pak se podmínky opět změní a cyklus bude pokračovat. Tohoto principu je použito v onsonově čítači, jehož zapojení je na obr. 3:

10 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: K ~ K ~ K ~ K ~ posuv "a" "b" "c" "d" Obr.32: Kruhový registr ( ohnsonův čítač) Posuvné registry typu Tyto registry jsou sestaveny z KO typu, řízených čelem hod. impulsu. sou budovány na stejném principu, jako registry typu -K. Zapojení a časový diagram jsou uvedeny na obr. 32. ~ 2 3 ériový vstup ~ ~ ~ ériový výstup ~ Obr. 33: Posuvný registr se sériovým vstupem a časový diagram činnosti registru při trvalé úrovni H na vstupu Obousměrné posuvné registry obr. 34. obousměrný posuvný registr ériový vstup dat Vstup rízení Posuv dat ~ ~ ~ "A" "B" "" Nulování registru

11 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: - - V praxi mají časté uplatnění i posuvné registry obousměrné. K řízení směru posuvu v registru je možno využít kombinačních log. členů. Příklad uspořádání takovéhoto registru je na obr. 33. Při posuvu vpřed musíme vstup "řízení" uvést na úroveň H. Při posuvu vzad musíme na vstup "řízení" přivést úroveň L. egistr tohoto typu je možno opět rozšířit do libovolné délky. Informace v něm obsažená se pak může posouvat vpřed i vzad. egistr může být popřípadě opatřen paralelními výstupy a paralelními vstupy. Popis činnosti: předpokládejme, že je registr na počátku vynulován (impulsem o úrovni log. L, který přivedeme na vstup. Na všech vstupech musí být dle pravdivostní tabulky trvale úroveň log. H ) a že chceme obvodem posouvat jeden impuls úrovně H. Vstup řízení uvedeme nejprve na úroveň H. Tato úroveň se neguje invertorem a logické členy (v části řízení, která se sestává vždy ze tří obvodů NAN) mají na jednom svém vstupu úroveň L. ejich výstupy, které jsou vstupy členu 3 mají tedy úroveň H. Zapisovaná informace se nyní přivede na sériový vstup. Po dvojí negaci logickými členy 2 a 3 se dostane na vstup prvního klopného obvodu A. prvním hodinovým impulsem se klopný obvod A uvede do stavu H. dalším hodinovým impulsem přejde do stavu H obvod B a s třetím hod. impulsem obvod. V tomto okamžiku jsou obvody A a B ve stavu L, obvod je ve stavu H. hceme-li nyní informaci posouvat zpět, přivedeme na vstup řízení úroveň L. Nyní je na jednom ze vstupu členu 2 úroveň L. Výstup těchto členů, který je druhým vstupem členů 3, je tedy na úrovni H. Úroveň H z výstupu klopného obvodu se dostává na vstup logického členu, který je před klopným obvodem B. Na druhém vstupu téhož členu je úroveň H od invertoru, takže výstup tohoto členu je na úrovni L. Výstup příslušného členu 3 je na úrovni H, která je na vstupu klopného obvodu B. e čtvrtým hodinovým impulsem tedy klopný obvod B přejde do stavu H. Obvody A a budou ve stavu L, neboť na jejich vstupech byla před příchodem hod. impulsu úroveň L. e čtvrtým hodinovým impulsem tedy klopný obvod B přejde do stavu H. Obvody A a budou ve stavu L, neboť na jejich vstupech byla před příchodem hod. impulsu úroveň L. Informace obsažená v registru se tedy posunula zpět. Při pátém hodinovém impulsu se informace posune do klopného obvodu A, při šestém hod. impulsu i obvod A přejde do stavu L a registr se vynuluje. Tento registr může být taky vybaven paralelními vstupy a výstupy Integrované posuvné registry Posuvné registry mají v číslicové technice značnou opakovatelnost. Proto se některé nejpoužívanější typy registrů realizují formou integrovaných obvodů. edná se především o integrované registry: MH7495, MH7496, MH7464, MH7465, MH Integrovaný posuvný registr MH 7495 Obvod 7495 je čtyřbitový posuvný registr se sériovým a paralelním vstupem dat. To, zda bude obvod pracovat v sériovém nebo paralelním módu určuje logická úroveň na vstupu. Pokud = H, budou aktivní paralelní vstupy dat 0 až 3 a současně bude uvolněn vstup hodinových impulsů P 2. estupná hrana na vstupu P 2 uloží data z paralelních vstupů 0 až 3 do registru. Pro = L je aktivní sériový mód. je pak vstupem dat a P je vstupem hodinových impulsů. estupnou hranou na vstupu P se logická úroveň ze vstupu s uloží do prvního stupně registru a současně se data v registru posunou o jeden stupeň k výstupu (vpravo). - sériový vstup dat 0 až 3 - paralelní vstup dat volba druhu provozu P, P 2 - vstup hod. impulsů 0 až 3 - výstupy Obr. 35. Vývody pouzdra a funkční schéma integrovaného obvodu MH7495

12 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Integrovaný posuvný registr MH7496 e to pětibitový posuvný registr vpřed se sériovými a paralelními vstupy a výstupy (obr.35). kládá se z 5 dvojitých KO typu --T a 5 logických členů NAN pro řízení zápisu z paralelních vstupů a z členů, které zabezpečují log. zesílení signálů pro řízení funkce obvodu. Koncepce obvodu je podobná jako u posuvného registru podle obr. 30. Hodinový vstup je připojený přes invertor, proto se stav KO mění s čelem a nikoli s týlem hod. impulsu. Obvod lze vynulovat impulsem úrovně L, přivedeným na vstup. chematický znak je uveden na obr. 36. Obr. 36. Vývody pouzdra a schematický znak obvodu MH7496 Obr. 37: Vnitřní zapojení integrovaného posuvného registru MH Integrovaný posuvný registr MH7464 e to osmibitový posuvný registr vpřed se sériovým vstupem a paralelními výstupy. kládá se z osmi dvojitých KO typu --T, z log. členu NAN pro řízení sériového vstupu a z členů zesilujících signály pro řízení registru. Vnitřní zapojení je na obr. 37. egistr se nuluje impulsem úrovně L, přivedeným přes sledovač na asynchronní vstup. Hodinový vstup je připojený přes invertor, takže stav KO se mění s čelem hod. impulsů. chematický znak je uveden na obr. 36.) ~L LK A B A 3 4 B 5 6 E 0 F G 2 H 3 Obr. 38: schematický znak integrovaného obvodu MH7464

13 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: Příklad aplikace obvodů: Obr. 39: běžící světlo pro 6 LE diod realizované dvěma obvody 74L64 Funkce zapojení je následující: po připojení napájení je kondenzátor nejdříve vybit a proto představuje zkrat. Proto jsou vstupy obou posuvných registrů a vstup klopného obvodu 74L74 připojeny na log.0. Výstup klopného obvodu 74L74 je tedy nastaven na log. a vnitřní registry obou posuvných registrů jsou vynulovány. Kondenzátor se postupně nabije a vstupy a jsou nastaveny na log.. tav všech log. obvodů se tedy bude měnit výhradně hodinovým synchronizačním signálem, kde kmitočet změny svítící LE diody je označen jako f o. Nejprve nesvítí žádná dioda, první náběžnou hranou hodin je log. z výstupu obvodu 74L74 přepsána na výstup A prvního posuvného registru. To způsobí rozsvícení L 0. Protože jsou všechny obvody propojeny do kruhu, bude se log. posouvat každou náběžnou hranou hodin LK a tak se postupně budou jednotlivé LE rozsvěcovat Integrovaný posuvný registr MH7465 Obvod 7465 je osmibitový posuvný registr se sériovým a paralelními vstupy. Vně je vyveden pouze výstup posledního stupně a to v přímém i negovaném tvaru. Úroveň L na vstupu PL asynchronně uloží data ze vstupů 0 až 7 do registru. Pro PL =H jsou data v registru posouvána vpravo (od 0 k 7 ) každou náběžnou hranou hodin. signálu. o prvého stupně přitom vstupují data ze sériového vstupu. sériový vstup dat P vstup hodin. impulsů 0 až 7 - paralelní vstup dat PL - uložení paralel. dat E - vstup uvolnění obvodu 7, 7 - paralel. výstupy dat Obr. 40: Vývody pouzdra a funkční schéma integrovaného obvodu MH Integrovaný posuvný registr MH7466 Obvod 7466 je osmibitový posuvný registr se sériovým a paralelními vstupy. Vně je vyveden pouze výstup posledního stupně 7. e-li PE = E =L jsou data z paralelních vstupů uložena synchronně do registru náběžnou hranou hodinového impulsu P. Pro E =H synchronně s náběžnou hranou hodin.

14 Číslicová technika 2. část učební texty (H - určeno pro potřebu PŠ Zlín) tr.: impulsu vstupují data ze sériového vstupu do prvního stupně registru a současně se data v registru posouvají vpravo. Nezávisle na ostatních vstupech je možno registr asynchronně nulovat úrovní L na vstupu M. Obvod se používá na převod paralelních dat na sériová. Obr. 4: Vývody pouzdra a funkční schéma integrovaného obvodu MH7466 sériový vstup dat P vstup hodin. impulsů 0 až 7 - paralelní vstup dat PE - vstup uvolnění paralel. dat E - vstup uvolnění obvodu M - vstup nulování 7 - paralel. výstupy dat PAMĚŤOVÉ EGITY Pro některé účely není nutno informaci obsaženou v registru posouvat. Takový registr musí mít paralelní vstupy a výstupy a obvod pro nulování, vazba mezi KO však není nutná. egistr slouží jen jako paměť o určitém počtu bitů. Informace se zapíše a ve vhodné době se z registru odebírá pro další zpracování. Takové paměťové registry lze realizovat KO podobně jako registry posuvné. Pro mnohé účely postačí velmi jednoduché paměťové registry sestavené z jednoduchých KO typu -. Obr. 42: Paměťový registr s KO typu - Vstupy V V2 V3 ~ ~ ~ ~ Nulování 2 3 Výstupy Integrovaný 4 bitový střadač 7475 V integrované formě čtyřbitového střadače dvojkové informace se používá IO 7475 (dvojčinný klopný obvod ). Obvod 7475 se od klopného obvodu liší v tom, že se při úrovni log. na hodinovém vstupu (eventuelně: vstupu uvolnění označeném E) chová jako průchozí tj. všechny změny na vstupu např. se přenesou na výstup stav výstupu tedy přesně sleduje stav vstupu. Při návratu úrovně na hodinovém vstupu zpět k nule si obvod na výstupu ponechá poslední stav a to až do té doby, kdy bude na vstupu opět úroveň log.. Tento obvod se často využívá ve spolupráci s čítači a dekodéry. Funkční tabulka stavů: E L H L H K H H L X L n- n

SEKVENČNÍ LOGICKÉ OBVODY

SEKVENČNÍ LOGICKÉ OBVODY Sekvenční logický obvod je elektronický obvod složený z logických členů. Sekvenční obvod se skládá ze dvou částí kombinační a paměťové. Abychom mohli určit hodnotu výstupní proměnné, je potřeba u sekvenčních

Více

Sekvenční logické obvody

Sekvenční logické obvody Název a adresa školy: Střední škola průmyslová a umělecká, Opava, příspěvková organizace, Praskova 399/8, Opava, 746 01 Název operačního programu: OP Vzdělávání pro konkurenceschopnost, oblast podpory

Více

ASYNCHRONNÍ ČÍTAČE Použité zdroje:

ASYNCHRONNÍ ČÍTAČE Použité zdroje: ASYNCHRONNÍ ČÍTAČE Použité zdroje: Antošová, A., Davídek, V.: Číslicová technika, KOPP, České Budějovice 2007 http://www.edunet.souepl.cz www.sse-lipniknb.cz http://www.dmaster.wz.cz www.spszl.cz http://mikroelektro.utb.cz

Více

Projekt Pospolu. Sekvenční logické obvody Klopné obvody. Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych.

Projekt Pospolu. Sekvenční logické obvody Klopné obvody. Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych. Projekt Pospolu Sekvenční logické obvody Klopné obvody Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych. Rozlišujeme základní druhy klopných sekvenčních obvodů: Klopný obvod

Více

BDIO - Digitální obvody

BDIO - Digitální obvody BIO - igitální obvody Ústav Úloha č. 6 Ústav mikroelektroniky ekvenční logika klopné obvody,, JK, T, posuvný registr tudent Cíle ozdíl mezi kombinačními a sekvenčními logickými obvody. Objasnit principy

Více

Registry a čítače část 2

Registry a čítače část 2 Registry a čítače část 2 Vypracoval SOU Ohradní Vladimír Jelínek Aktualizace září 2012 Úvod Registry a čítače jsou častým stavebním blokem v číslicových systémech. Jsou založeny na funkci synchronních

Více

PODPORA ELEKTRONICKÝCH FOREM VÝUKY

PODPORA ELEKTRONICKÝCH FOREM VÝUKY INVE STICE DO ROZV O JE V ZDĚL ÁV Á NÍ PODPORA ELEKTRONICKÝCH FOREM VÝUKY CZ.1.07/1.1.06/01.0043 Tento projekt je financován z prostředků ESF a státního rozpočtu ČR. SOŠ informatiky a spojů a SOU, Jaselská

Více

Klopný obvod typu D, dělička dvěma, Johnsonův kruhový čítač

Klopný obvod typu D, dělička dvěma, Johnsonův kruhový čítač FAKULTA ELEKTROTECHNIKY A KOMUNIKAČNÍCH TECHNOLOGIÍ VYSOKÉ UČENÍ TECHNICKÉ V BRNĚ Klopný obvod typu D, dělička dvěma, Johnsonův kruhový čítač (Řídící elektronika BREB) Autoři textu: doc. Dr. Ing. Miroslav

Více

Typy a použití klopných obvodů

Typy a použití klopných obvodů Typy a použití klopných obvodů Klopné obvody s hodinovým vstupem mění svůj stav, pokud hodinový vstup má hodnotu =. Přidáním invertoru před hodinový vstup je lze upravit tak, že budou měnit svůj stav tehdy,

Více

1 z 16 11.5.2009 11:33 Test: "CIT_04_SLO_30z50" Otázka č. 1 U Mooreova automatu závisí okamžitý výstup Odpověď A: na okamžitém stavu pamětí Odpověď B: na minulém stavu pamětí Odpověď C: na okamžitém stavu

Více

Sekvenční logické obvody

Sekvenční logické obvody Sekvenční logické obvody Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou Sekvenční obvody - paměťové členy, klopné obvody flip-flop Asynchronní klopné obvody

Více

2.9 Čítače. 2.9.1 Úkol měření:

2.9 Čítače. 2.9.1 Úkol měření: 2.9 Čítače 2.9.1 Úkol měření: 1. Zapište si použité přístroje 2. Ověřte časový diagram asynchronního binárního čítače 7493 3. Ověřte zkrácení početního cyklu čítače 7493 4. Zapojte binární čítač ve funkci

Více

Architektura počítačů Logické obvody

Architektura počítačů Logické obvody Architektura počítačů Logické obvody http://d3s.mff.cuni.cz/teaching/computer_architecture/ Lubomír Bulej bulej@d3s.mff.cuni.cz CHARLES UNIVERSITY IN PRAGUE faculty of mathematics and physics 2/36 Digitální

Více

BISTABILNÍ KLOPNÉ OBVODY, ČÍTAČE

BISTABILNÍ KLOPNÉ OBVODY, ČÍTAČE BISTABILNÍ KLOPNÉ OBVODY, ČÍTAČE Úvod Účelem úlohy je seznámení s funkcemi a zapojeními několika sekvenčních logických obvodů, s tzv. bistabilními klopnými obvody a čítači. U logických obvodů se často

Více

VY_32_INOVACE_CTE_2.MA_19_Registry posuvné a kruhové. Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl

VY_32_INOVACE_CTE_2.MA_19_Registry posuvné a kruhové. Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl Číslo projektu Číslo materiálu CZ.1.07/1.5.00/34.0581 VY_32_INOVACE_CTE_2.MA_19_egistry posuvné a kruhové Název školy Autor Tematická oblast očník Střední odborná škola a Střední odborné učiliště, ubno

Více

Zvyšování kvality výuky technických oborů

Zvyšování kvality výuky technických oborů Zvyšování kvality výuky technických oborů Klíčová aktivita V.2 Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol Téma V.2.1 Logické obvody Kapitola 20 Klopný obvod

Více

Architektura počítačů Logické obvody

Architektura počítačů Logické obvody Architektura počítačů Logické obvody http://d3s.mff.cuni.cz/teaching/computer_architecture/ Lubomír Bulej bulej@d3s.mff.cuni.cz CHARLES UNIVERSITY IN PRAGUE faculty of mathematics and physics Digitální

Více

Technická kybernetika. Obsah. Klopné obvody: Použití klopných obvodů. Sekvenční funkční diagramy. Programovatelné logické automaty.

Technická kybernetika. Obsah. Klopné obvody: Použití klopných obvodů. Sekvenční funkční diagramy. Programovatelné logické automaty. Akademický rok 2016/2017 Připravil: adim Farana Technická kybernetika Klopné obvody, sekvenční funkční diagramy, programovatelné logické automaty 2 Obsah Klopné obvody:. D. JK. Použití klopných obvodů.

Více

Studium klopných obvodů

Studium klopných obvodů Studium klopných obvodů Úkol : 1. Sestavte podle schématu 1 astabilní klopný obvod a ověřte jeho funkce.. Sestavte podle schématu monostabilní klopný obvod a buďte generátorem a sledujte výstupní napětí.

Více

5. Sekvenční logické obvody

5. Sekvenční logické obvody 5. Sekvenční logické obvody 3. Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou 3. Sekvenční logické obvody - příklad asynchronního sekvenčního obvodu 3.

Více

3. Sekvenční logické obvody

3. Sekvenční logické obvody 3. Sekvenční logické obvody 3. Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou 3. Sekvenční logické obvody příklad sekv.o. Příklad sledování polohy vozíku

Více

Logické funkce a obvody, zobrazení výstupů

Logické funkce a obvody, zobrazení výstupů Logické funkce a obvody, zobrazení výstupů Digitální obvody (na rozdíl od analogových) využívají jen dvě napěťové úrovně, vyjádřené stavy logické nuly a logické jedničky. Je na nich založeno hodně elektronických

Více

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ Odlišnosti silových a ovládacích obvodů Logické funkce ovládacích obvodů Přístrojová realizace logických funkcí Programátory pro řízení procesů Akční členy ovládacích

Více

KOMBINAČNÍ LOGICKÉ OBVODY

KOMBINAČNÍ LOGICKÉ OBVODY Projekt: Inovace oboru Mechatronik pro Zlínský kraj Registrační číslo: CZ.1.07/1.1.08/03.0009 KOMBINAČNÍ LOGICKÉ OBVODY U těchto obvodů je vstup určen jen výhradně kombinací vstupních veličin. Hodnoty

Více

Logické obvody. Přednáška 6. Prof. RNDr. Peter Mikulecký, PhD.

Logické obvody. Přednáška 6. Prof. RNDr. Peter Mikulecký, PhD. Logické obvody Přednáška 6 Prof. RNDr. Peter Mikulecký, PhD. Logické obvody Logické obvody jsou obvody, které slouží k realizaci logických funkcí a jsou základem všech číslicových systémů. Pracují s diskrétními

Více

Měření základních vlastností logických IO TTL

Měření základních vlastností logických IO TTL Měření základních vlastností logických IO TTL 1. Zadání: A. Kombinační obvody: U jednoho hradla NAND TTL (IO 7400): a) Změřte převodní statickou charakteristiku U výst = f(u vst ) b) Změřte vstupní charakteristiku

Více

Rozšiřující desce s dalšími paralelními porty Rozšiřující desce s motorkem Elektrickém zapojení Principu činnosti Způsobu programování

Rozšiřující desce s dalšími paralelními porty Rozšiřující desce s motorkem Elektrickém zapojení Principu činnosti Způsobu programování 8. Rozšiřující deska Evb_IO a Evb_Motor Čas ke studiu: 2-3 hodiny Cíl Po prostudování tohoto odstavce budete něco vědět o Výklad Rozšiřující desce s dalšími paralelními porty Rozšiřující desce s motorkem

Více

Úloha 9. Stavové automaty: grafická a textová forma stavového diagramu, příklad: detektory posloupností bitů.

Úloha 9. Stavové automaty: grafická a textová forma stavového diagramu, příklad: detektory posloupností bitů. Úloha 9. Stavové automaty: grafická a textová forma ového diagramu, příklad: detektory posloupností bitů. Zadání 1. Navrhněte detektor posloupnosti 1011 jako ový automat s klopnými obvody typu. 2. Navržený

Více

VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola a Střední odborné učiliště, Dubno

VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola a Střední odborné učiliště, Dubno Číslo projektu Číslo materiálu Název školy Autor Tematická oblast Ročník CZ.1.07/1.5.00/34.0581 VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola

Více

Title: IX 6 11:27 (1 of 6)

Title: IX 6 11:27 (1 of 6) PŘEVODNÍKY ANALOGOVÝCH A ČÍSLICOVÝCH SIGNÁLŮ Převodníky umožňující transformaci číslicově vyjádřené informace na analogové napětí a naopak zaujímají v řídícím systému klíčové postavení. Značná část měřených

Více

Způsoby realizace této funkce:

Způsoby realizace této funkce: KOMBINAČNÍ LOGICKÉ OBVODY U těchto obvodů je výstup určen jen výhradně kombinací vstupních veličin. Hodnoty výstupních veličin nezávisejí na předcházejícím stavu logického obvodu, což znamená, že kombinační

Více

Návrh čítače jako automatu

Návrh čítače jako automatu ávrh čítače jako automatu Domovská URL dokumentu: http://dce.felk.cvut.cz/lsy/cviceni/pdf/citacavrh.pdf Obsah ÁVRH ČÍTAČE JAO AUTOMATU.... SYCHROÍ A ASYCHROÍ AUTOMAT... 2.a. Výstupy automatu mohou být

Více

Cíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student

Cíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student Předmět Ústav Úloha č. 9 BIO - igitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student Cíle Pochopení funkce obvodu pro odstranění zákmitů na

Více

Cíle. Teoretický úvod

Cíle. Teoretický úvod Předmět Ú Úloha č. 7 BIO - igitální obvody Ú mikroelektroniky Sekvenční logika návrh asynchronních a synchronních binárních čítačů, výhody a nevýhody, využití Student Cíle Funkce čítačů a použití v digitálních

Více

1. 5. Minimalizace logické funkce a implementace do cílového programovatelného obvodu CPLD

1. 5. Minimalizace logické funkce a implementace do cílového programovatelného obvodu CPLD .. Minimalizace logické funkce a implementace do cílového programovatelného obvodu Zadání. Navrhněte obvod realizující neminimalizovanou funkci (úplný term) pomocí hradel AND, OR a invertorů. Zaznamenejte

Více

Logické obvody 10. Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita Logické obvody - 10 hazardy 1

Logické obvody 10. Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita Logické obvody - 10 hazardy 1 Logické obvody 10 Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita 6.12.2007 Logické obvody - 10 hazardy 1 Neúplné čítače Návrh čítače M5 na tabuli v kódu binárním a Grayově

Více

18A - PRINCIPY ČÍSLICOVÝCH MĚŘICÍCH PŘÍSTROJŮ Voltmetry, A/D převodníky - principy, vlastnosti, Kmitoměry, čítače, fázoměry, Q- metry

18A - PRINCIPY ČÍSLICOVÝCH MĚŘICÍCH PŘÍSTROJŮ Voltmetry, A/D převodníky - principy, vlastnosti, Kmitoměry, čítače, fázoměry, Q- metry 18A - PRINCIPY ČÍSLICOVÝCH MĚŘICÍCH PŘÍSTROJŮ Voltmetry, A/D převodníky - principy, vlastnosti, Kmitoměry, čítače, fázoměry, Q- metry Digitální voltmetry Základním obvodem digitálních voltmetrů je A/D

Více

Návrh synchronního čítače

Návrh synchronního čítače Návrh synchronního čítače Zadání: Navrhněte synchronní čítač mod 7, který čítá vstupní impulsy na vstupu x. Při návrhu použijte klopné obvody typu -K a maximálně třívstupová hradla typu NAND. Řešení: Čítač

Více

Číselné vyjádření hodnoty. Kolik váží hrouda zlata?

Číselné vyjádření hodnoty. Kolik váží hrouda zlata? Čísla a logika Číselné vyjádření hodnoty Au Kolik váží hrouda zlata? Dekadické vážení Když přidám osmé závaží g, váha se převáží => závaží zase odeberu a začnu přidávat závaží x menší 7 závaží g 2 závaží

Více

PROGRAMOVATELNÉ LOGICKÉ OBVODY

PROGRAMOVATELNÉ LOGICKÉ OBVODY PROGRAMOVATELNÉ LOGICKÉ OBVODY (PROGRAMMABLE LOGIC DEVICE PLD) Programovatelné logické obvody jsou číslicové obvody, jejichž logická funkce může být programována uživatelem. Výhody: snížení počtu integrovaných

Více

Číslicové obvody základní pojmy

Číslicové obvody základní pojmy Číslicové obvody základní pojmy V číslicové technice se pracuje s fyzikálními veličinami, které lze popsat při určité míře zjednodušení dvěma stavy. Logické stavy binární proměnné nabývají dvou stavů:

Více

4. Elektronické logické členy. Elektronické obvody pro logické členy

4. Elektronické logické členy. Elektronické obvody pro logické členy 4. Elektronické logické členy Kombinační a sekvenční logické funkce a logické členy Elektronické obvody pro logické členy Polovodičové paměti 1 Kombinační logické obvody Způsoby zápisu logických funkcí:

Více

Analogově-číslicové převodníky ( A/D )

Analogově-číslicové převodníky ( A/D ) Analogově-číslicové převodníky ( A/D ) Převodníky analogového signálu v číslicový (zkráceně převodník N/ Č nebo A/D jsou povětšině založeny buď na principu transformace napětí na jinou fyzikální veličinu

Více

Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol CZ.1.07/1.5.00/

Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol CZ.1.07/1.5.00/ Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol CZ.1.07/1.5.00/34.0452 Číslo projektu Číslo materiálu CZ.1.07/1.5.00/34.0452 OV_2_51_Posuvné registry použití Název

Více

Číslicová technika 3 učební texty (SPŠ Zlín) str.: - 1 -

Číslicová technika 3 učební texty (SPŠ Zlín) str.: - 1 - Číslicová technika učební texty (SPŠ Zlín) str.: - -.. ČÍTAČE Mnohá logická rozhodnutí jsou založena na vyhodnocení počtu opakujících se jevů. Takovými jevy jsou např. rychlost otáčení nebo cykly stroje,

Více

PROTOKOL O LABORATORNÍM CVIČENÍ - AUTOMATIZACE

PROTOKOL O LABORATORNÍM CVIČENÍ - AUTOMATIZACE STŘEDNÍ PRŮMYSLOVÁ ŠKOLA V ČESKÝCH BUDĚJOVICÍCH, DUKELSKÁ 13 PROTOKOL O LABORATORNÍM CVIČENÍ - AUTOMATIZACE Provedl: Tomáš PRŮCHA Datum: 17. 4. 2009 Číslo: Kontroloval: Datum: 5 Pořadové číslo žáka: 24

Více

Logické řízení. Náplň výuky

Logické řízení. Náplň výuky Logické řízení Logické řízení Náplň výuky Historie Logické funkce Booleova algebra Vyjádření Booleových funkcí Minimalizace logických funkcí Logické řídicí obvody Blokové schéma Historie Číslicová technika

Více

Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno od tří rezistorů s hodnotou 5 kω.

Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno od tří rezistorů s hodnotou 5 kω. Časovač 555 NE555 je integrovaný obvod používaný nejčastěji jako časovač nebo generátor různých pravoúhlých signálů. Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno

Více

VY_32_INOVACE_CTE_2.MA_18_Čítače asynchronní, synchronní. Střední odborná škola a Střední odborné učiliště, Dubno Ing.

VY_32_INOVACE_CTE_2.MA_18_Čítače asynchronní, synchronní. Střední odborná škola a Střední odborné učiliště, Dubno Ing. Číslo projektu Číslo materiálu Z.1.07/1.5.00/34.0581 VY_3_INOVAE_TE_.MA_18_Čítače asynchronní, synchronní Název školy Autor Tematická oblast Ročník Střední odborná škola a Střední odborné učiliště, Dubno

Více

2-LC: ČÍSLICOVÉ OBVODY

2-LC: ČÍSLICOVÉ OBVODY 2-LC: ČÍSLICOVÉ OBVODY Cíl měření: Ověření základních vlastností číslicových integrovaných obvodů. 1) čítač (asynchronní, synchronní) 2) multiplexer a demultiplexer 3) mikroprocesor ( S 2441, str. 155)

Více

Návrh ovládání zdroje ATX

Návrh ovládání zdroje ATX Návrh ovládání zdroje ATX Zapínání a vypínání PC zdroj ATX se zapíná spojením řídicího signálu \PS_ON se zemí zapnutí PC stiskem tlačítka POWER vypnutí PC (hardwarové) stiskem tlačítka POWER a jeho podržením

Více

Elektronika pro informační technologie (IEL)

Elektronika pro informační technologie (IEL) Elektronika pro informační technologie (IEL) Páté laboratorní cvičení Brno University of Technology, Faculty of Information Technology Božetěchova 1/2, 612 66 Brno - Královo Pole Petr Veigend, iveigend@fit.vutbr.cz

Více

ELEKTRONIKA. Maturitní témata 2018/ L/01 POČÍTAČOVÉ A ZABEZPEČOVACÍ SYSTÉMY

ELEKTRONIKA. Maturitní témata 2018/ L/01 POČÍTAČOVÉ A ZABEZPEČOVACÍ SYSTÉMY ELEKTRONIKA Maturitní témata 2018/2019 26-41-L/01 POČÍTAČOVÉ A ZABEZPEČOVACÍ SYSTÉMY Řešení lineárních obvodů - vysvětlete postup řešení el.obvodu ohmovou metodou (postupným zjednodušováním) a vyřešte

Více

STŘEDNÍ PRŮMYSLOVÁ ŠKOLA STROJNICKÁ A STŘEDNÍ ODBORNÁ ŠKOLA PROFESORA ŠVEJCARA, PLZEŇ, KLATOVSKÁ 109. Miroslav Hůrka MECHATRONIKA

STŘEDNÍ PRŮMYSLOVÁ ŠKOLA STROJNICKÁ A STŘEDNÍ ODBORNÁ ŠKOLA PROFESORA ŠVEJCARA, PLZEŇ, KLATOVSKÁ 109. Miroslav Hůrka MECHATRONIKA STŘEDNÍ PRŮMYSLOVÁ ŠKOLA STROJNICKÁ A STŘEDNÍ ODBORNÁ ŠKOLA PROFESORA ŠVEJCARA, PLZEŇ, KLATOVSKÁ 109 Miroslav Hůrka MECHATRONIKA SOUBOR PŘÍPRAV PRO 3. R. OBORU 26-41-M/01 ELEKTRO- TECHNIKA - MECHATRONIKA

Více

... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu

... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu Předmět Ústav Úloha č. 10 BDIO - Digitální obvody Ústav mikroelektroniky Komplexní příklad - návrh řídicí logiky pro jednoduchý nápojový automat, kombinační + sekvenční logika (stavové automaty) Student

Více

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D. Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Klopné obvody jsou nejjednodušší sekvenční součástky Záleží na předcházejícím stavu Asynchronní klopné obvody reagují na změny vstupu okamžitě Synchronní

Více

Návrh asynchronního automatu

Návrh asynchronního automatu Návrh asynchronního automatu Domovská URL dokumentu: http://dce.felk.cvut.cz/lsy/cviceni/pdf/asyn_automat.pdf Obsah DEFINICE AUTOMATU... 2 KROK 1: ZADÁNÍ... 3 KROK 2: ANALÝZA ZADÁNÍ... 3 KROK 3: VYJÁDŘENÍ

Více

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup ELEKTONIKA I N V E S T I C E D O O Z V O J E V Z D Ě L Á V Á N Í 1. Usměrňování a vyhlazování střídavého a. jednocestné usměrnění Do obvodu střídavého proudu sériově připojíme diodu. Prochází jí proud

Více

Úvod do informačních technologií

Úvod do informačních technologií Úvod do informačních technologií Jan Outrata KATEDRA INFORMATIKY UNIVERZITA PALACKÉHO V OLOMOUCI přednášky Binární logika Jan Outrata (Univerzita Palackého v Olomouci) Úvod do informačních technologií

Více

Sylabus kurzu Elektronika

Sylabus kurzu Elektronika Sylabus kurzu Elektronika 5. ledna 2004 1 Analogová část Tato část je zaměřena zejména na elektronické prvky a zapojení v analogových obvodech. 1.1 Pasivní elektronické prvky Rezistor, kondenzátor, cívka-

Více

Kombinační automaty (logické obvody)

Kombinační automaty (logické obvody) Kombinační automaty (logické obvody) o Název: VY_32_INOVACE_01_CIT_01_Prehled_schematickych_znacek.pptx o Téma: Přehled schématických značek o Název: VY_32_INOVACE_01_CIT_02_Prehled_schematickych_znacek_test.pptx

Více

FREESCALE TECHNOLOGY APPLICATION

FREESCALE TECHNOLOGY APPLICATION FREESCALE TECHNOLOGY APPLICATION 2013-2014 3D LED Cube Jméno: Libor Odstrčil Ročník: 4. Obor: IT Univerzita Tomáše Bati ve Zlíně, Fakulta aplikované informatiky 2 1 Konstrukce Obr. 1.: Výsledná LED kostka.

Více

3. D/A a A/D převodníky

3. D/A a A/D převodníky 3. D/A a A/D převodníky 3.1 D/A převodníky Digitálně/analogové (D/A) převodníky slouží k převodu číslicově vyjádřené hodnoty (např. v úrovních TTL) ve dvojkové soustavě na hodnotu nějaké analogové veličiny.

Více

6 Algebra blokových schémat

6 Algebra blokových schémat 6 Algebra blokových schémat Operátorovým přenosem jsme doposud popisovali chování jednotlivých dynamických členů. Nic nám však nebrání, abychom přenosem popsali dynamické vlastnosti složitějších obvodů,

Více

Programovatelné relé Easy (Moeller), Logo (Siemens)

Programovatelné relé Easy (Moeller), Logo (Siemens) Programovatelné Easy (Moeller), Logo (Siemens) Základní způsob programování LOGO Programovaní pomocí P - propojení P s automatem sériovou komunikační linkou - program vytvářen v tzv ovém schématu /ladder

Více

VY_32_INOVACE_ENI_2.MA_04_Zesilovače a Oscilátory

VY_32_INOVACE_ENI_2.MA_04_Zesilovače a Oscilátory Číslo projektu Číslo materiálu CZ..07/.5.00/34.058 VY_3_INOVACE_ENI_.MA_04_Zesilovače a Oscilátory Název školy Střední odborná škola a Střední odborné učiliště, Dubno Autor Ing. Miroslav Krýdl Tematická

Více

Projekt realizovaný na SPŠ Nové Město nad Metují. s finanční podporou v Operačním programu Vzdělávání pro konkurenceschopnost Královéhradeckého kraje

Projekt realizovaný na SPŠ Nové Město nad Metují. s finanční podporou v Operačním programu Vzdělávání pro konkurenceschopnost Královéhradeckého kraje Projekt realizovaný na SPŠ Nové Město nad Metují s finanční podporou v Operačním programu Vzdělávání pro konkurenceschopnost Královéhradeckého kraje Modul 03 Technické předměty Ing. Otakar Maixner 1 Blokové

Více

2. ÚVOD DO OVLÁDACÍ TECHNIKY

2. ÚVOD DO OVLÁDACÍ TECHNIKY Projekt: Inovace oboru Mechatronik pro Zlínský kraj Registrační číslo: CZ.1.07/1.1.08/03.0009 2. ÚVOD DO OVLÁDACÍ TECHNIKY OVLÁDACÍ TECHNIKA A LOGICKÉ ŘÍZENÍ 2.1.5 LOGICKÉ FUNKCE Cíle: Po prostudování

Více

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D. Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Základní invertor v technologii CMOS dva tranzistory: T1 vodivostní kanál typ N T2 vodivostní kanál typ P při u VST = H nebo L je klidový proud velmi malý

Více

Logické řízení s logickým modulem LOGO!

Logické řízení s logickým modulem LOGO! Logické řízení s logickým modulem LOGO! Cíl: Seznámit se s programováním jednoduchého programovatelného automatu (logického modulu) LOGO! a vyzkoušet jeho funkčnost na konkrétních zapojeních. Úkol: 1)

Více

Konečný automat. Studium chování dynam. Systémů s diskrétním parametrem číslic. Počítae, nervové sys, jazyky...

Konečný automat. Studium chování dynam. Systémů s diskrétním parametrem číslic. Počítae, nervové sys, jazyky... Konečný automat. Syntéza kombinačních a sekvenčních logických obvodů. Sekvenční obvody asynchronní, synchronní a pulzní. Logické řízení technologických procesů, zápis algoritmů a formulace cílů řízení.

Více

Operace ALU. INP 2008 FIT VUT v Brně

Operace ALU. INP 2008 FIT VUT v Brně Operace ALU INP 2008 FIT VUT v Brně 1 Princip ALU (FX) Požadavky: Logické operace Sčítání (v doplňkovém kódu) Posuvy/rotace Násobení ělení B A not AN OR XOR + Y 1) Implementace logických operací je zřejmá

Více

Programovatelné relé Easy (Moeller), Logo (Siemens)

Programovatelné relé Easy (Moeller), Logo (Siemens) Programovatelné Easy (Moeller), Logo (Siemens) Základní způsob programování LOGO Programovaní pomocí P - propojení P s automatem sériovou komunikační linkou - program vytvářen v tzv ovém schématu /ladder

Více

Základy logického řízení

Základy logického řízení Základy logického řízení 11/2007 Ing. Jan Vaňuš, doc.ing.václav Vrána,CSc. Úvod Řízení = cílené působení řídicího systému na řízený objekt je členěno na automatické a ruční. Automatickéřízení je děleno

Více

LC oscilátory s transformátorovou vazbou

LC oscilátory s transformátorovou vazbou 1 LC oscilátory s transformátorovou vazbou Ing. Ladislav Kopecký, květen 2017 Základní zapojení oscilátoru pro rezonanční řízení motorů obsahuje dva spínače, které spínají střídavě v závislosti na okamžité

Více

Y36SAP 2007 Y36SAP-4. Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač

Y36SAP 2007 Y36SAP-4. Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač Y36SAP 27 Y36SAP-4 Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač 27-Kubátová Y36SAP-Logické obvody typické Často používané funkce Majorita:

Více

Obsah DÍL 1. Předmluva 11

Obsah DÍL 1. Předmluva 11 DÍL 1 Předmluva 11 KAPITOLA 1 1 Minulost a současnost automatizace 13 1.1 Vybrané základní pojmy 14 1.2 Účel a důvody automatizace 21 1.3 Automatizace a kybernetika 23 Kontrolní otázky 25 Literatura 26

Více

Struktura a architektura počítačů (BI-SAP) 3

Struktura a architektura počítačů (BI-SAP) 3 Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 3 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii

Více

Úvod do informačních technologií

Úvod do informačních technologií Úvod do informačních technologií přednášky Jan Outrata září prosinec 2009 (aktualizace září prosinec 2012) Jan Outrata (KI UP) Úvod do informačních technologií září prosinec 2012 1 / 58 Binární logika

Více

Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011

Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Jiří Douša, katedra číslicového návrhu (K18103), České vysoké učení technické

Více

LOGICKÉ ŘÍZENÍ. Matematický základ logického řízení

LOGICKÉ ŘÍZENÍ. Matematický základ logického řízení Měřicí a řídicí technika bakalářské studium - přednášky LS 28/9 LOGICKÉ ŘÍZENÍ matematický základ logického řízení kombinační logické řízení sekvenční logické řízení programovatelné logické automaty Matematický

Více

Název projektu: EU peníze školám. Základní škola, Hradec Králové, M. Horákové 258

Název projektu: EU peníze školám. Základní škola, Hradec Králové, M. Horákové 258 Název projektu: EU peníze školám Registrační číslo projektu: CZ.1.07/1.4.00/21.2575 Základní škola, Hradec Králové, M. Horákové 258 Téma: Elektronika Název: VY_32_INOVACE_04_02B_24.Stavebnice - Logické

Více

Schmittův klopný obvod

Schmittův klopný obvod Schmittův klopný obvod Použité zdroje: Antošová, A., Davídek, V.: Číslicová technika, KOPP, České Budějovice 2007 Malina, V.: Digitální technika, KOOP, České Budějovice 1996 http://pcbheaven.com/wikipages/the_schmitt_trigger

Více

1. sekvenčné klopné obvody

1. sekvenčné klopné obvody 1. sekvenčné klopné obvody Sekvenčné obvody (nazývané aj sekvenčné automaty) sú digitálne elektronické obvody, u ktorých závisí stav výstupov okrem aktuálneho stavu vstupov aj od minulého stavu vstupov.

Více

Elektronika pro informační technologie (IEL)

Elektronika pro informační technologie (IEL) Elektronika pro informační technologie (IEL) Čtvrté laboratorní cvičení Brno University of Technology, Faculty of Information Technology Božetěchova 1/2, 612 66 Brno - Královo Pole Petr Veigend,iveigend@fit.vutbr.cz

Více

1. Univerzální watchdog WDT-U2

1. Univerzální watchdog WDT-U2 1. Univerzální watchdog WDT-U2 Parametry: vstupní svorkovnice - napájení 9-16V DC nebo 7-12V AC externí galvanicky oddělený ovládací vstup napěťový od 2V nebo beznapěťový výstupní svorkovnice - kontakty

Více

Struktura a architektura počítačů (BI-SAP) 4

Struktura a architektura počítačů (BI-SAP) 4 Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 4 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii

Více

Transformátor trojfázový

Transformátor trojfázový Transformátor trojfázový distribuční transformátory přenášejí elektricky výkon ve všech 3 fázích v praxi lze použít: a) 3 jednofázové transformátory větší spotřeba materiálu v záloze stačí jeden transformátor

Více

Jako pomůcka jsou v pravém dolním rohu vypsány binární kódy čísel od 0 do 15 a binární kódy příkazů, které máme dispozici (obr.21). Obr.

Jako pomůcka jsou v pravém dolním rohu vypsány binární kódy čísel od 0 do 15 a binární kódy příkazů, které máme dispozici (obr.21). Obr. Model procesoru Jedná se o blokové schéma složené z registrů, paměti RAM, programového čítače, instrukčního registru, sčítačky a řídicí jednotky, které jsou propojeny sběrnicemi. Tento model má dva stavy:

Více

Systém řízení sběrnice

Systém řízení sběrnice Systém řízení sběrnice Sběrnice je komunikační cesta, která spojuje dvě či více zařízení. V určitý okamžik je možné aby pouze jedno z připojených zařízení vložilo na sběrnici data. Vložená data pak mohou

Více

Sekvenční logické obvody(lso)

Sekvenční logické obvody(lso) Sekvečí logické obvody(lso) 1. Logické sekvečí obvody, tzv. paměťové čley, jsou obvody u kterých výstupí stavy ezávisí je a okamžitých hodotách vstupích sigálů, ale jsou závislé i a předcházejících hodotách

Více

1 Zadání. 2 Teoretický úvod. 4. Generátory obdélníkového signálu a MKO

1 Zadání. 2 Teoretický úvod. 4. Generátory obdélníkového signálu a MKO 1 4. Generátory obdélníkového signálu a MKO 1 Zadání 1. Sestavte generátor s derivačními články a hradly NAND s uvedenými hodnotami rezistorů a kapacitorů. Zobrazte časové průběhy v důležitých uzlech.

Více

Základy logického řízení

Základy logického řízení Základy logického řízení Určeno pro studenty bakalářských studijních programů na FBI Obsah 1. Úvod 2. Kontaktní logické řízení 3. Bezkontaktní logické řízení 11/2007 Doc.Ing. Václav Vrána, CSc. 1 1. Úvod

Více

Testování a spolehlivost. 1. Laboratoř Poruchy v číslicových obvodech

Testování a spolehlivost. 1. Laboratoř Poruchy v číslicových obvodech Testování a spolehlivost ZS 2011/2012 1. Laboratoř Poruchy v číslicových obvodech Martin Daňhel Katedra číslicového návrhu Fakulta informačních technologií ČVUT v PRaze Příprava studijního programu Informatika

Více

TECHNICKÝ POPIS MODULU GRAFIK =============================

TECHNICKÝ POPIS MODULU GRAFIK ============================= listů: 8 list : 1 TECHNICKÝ POPIS MODULU GRAFIK ============================= zpracoval: Nevoral schválil: Cajthaml ZPA, k.p. Nový Bor, listopad 1985 4-151-00342-4 list: 1 list: 2 1. VŠEOBECNĚ Obvody realizované

Více

mové techniky budov Osnova Základy logického Druhy signálů

mové techniky budov Osnova Základy logického Druhy signálů Základy Systémov mové techniky budov Základy logického řízení Ing. Jan Vaňuš N 716 tel.: 59 699 1509 email: jan.vanus vanus@vsb.czvsb.cz http://sweb sweb.cz/jan.vanus Druhy signálů, Osnova, základní dělení

Více

Struktura a architektura počítačů (BI-SAP) 10

Struktura a architektura počítačů (BI-SAP) 10 Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 10 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii

Více

Obr. 1 Činnost omezovače amplitudy

Obr. 1 Činnost omezovače amplitudy . Omezovače Čas ke studiu: 5 minut Cíl Po prostudování tohoto odstavce budete umět definovat pojmy: jednostranný, oboustranný, symetrický, nesymetrický omezovač popsat činnost omezovače amplitudy a strmosti

Více

Výukové texty. pro předmět. Automatické řízení výrobní techniky (KKS/ARVT) na téma

Výukové texty. pro předmět. Automatické řízení výrobní techniky (KKS/ARVT) na téma Výukové texty pro předmět Automatické řízení výrobní techniky (KKS/ARVT) na téma Tvorba grafické vizualizace principu řídícího systému - analogové systémy v řízení výrobních strojů Autor: Doc. Ing. Josef

Více