|
|
- Bohumír Prokop
- před 8 lety
- Počet zobrazení:
Transkript
1 Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby ètenáø vidìl, jakým zpùsobem je titul zpracován a mohl se také podle tohoto, jako jednoho z parametrù, rozhodnout, zda titul koupí èi ne). Z toho vyplývá, že není dovoleno tuto ukázku jakýmkoliv zpùsobem dále šíøit, veøejnì èi neveøejnì napø. umis ováním na datová média, na jiné internetové stránky (ani prostøednictvím odkazù) apod. redakce nakladatelství BEN technická literatura redakce@ben.cz
2 1 ARCHITEKTURA MIKROKONTROLÉRÙ ATMEL Architektura mikrokontrolérù ATMEL je znázornìna na obr 1 Externí pøerušení Timer 2 INTERRUPT CONTROL FLASH SPI EEPROM RAM Timer 1 Timer 0 Vstupy èasovaèe CPU OCS WATCHDOG BUS CONTROL 4 l/0 PORTS UART PORT TxD RxD Obr 1 Address/Data Blokové schéma mikrokontrolérù ATMEL Øada AT89C sestává z tìchto èástí: n 8bitová centrální procesorová jednotka (CPU); n pamì programu (FLASH EPROM); n datová pamì (RAM); n paralelní programovatelné V/V obvody (4 I/O PORTS); n blok èítaèù/èasovaèù (TIMER0, TIMER1, ); n obvody èasování (OSC); n sériový V/V obvod (UART PORT); n pøerušovací podsystém (INTERRUPT CONTROL) V øadì AT89S pøibyly následující èásti: n sériová pamì (EEPROM); n øadiè sériové sbìrnice (SPI); n hlídaè èinnosti (Watch Dog) A V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL 7
3 Jednotlivé èásti jsou propojeny interní 8bitovou sbìrnicí, která slouží pro pøenos dat a instrukcí 1 1 PAMÌ OVÝ PODSYSTÉM Všechny mikrokontroléry firmy ATMEL mají oddìlen adresový prostor programu a adresový prostor dat jak je znázornìno na obr 2 Jedná se tedy o Harwardské uspoøádání PROGRAMOVÁ PAMÌ DATOVÁ PAMÌ Obr 2 Architektura pamìti Toto oddìlení poskytuje pøístup k datùm interní pamìti dat prostøednictvím 8bitové adresace, èímž se zrychluje ukládání a manipulace s 8bitovou centrální procesorovou jednotkou (CPU) Navzdory tomu je možné adresovat pamì dat nepøímo, prostøednictvím 16bitového adresového ukazatele Pamì programu je v provedení ROM, resp FLASH EPROM Adresový prostor pamìti programu má velikost 64 kb (obr 2) Výbìrový impulz z externí pamìti programu je nazván36(1 (Program Store Enable) Adresový prostor externí datové pamìti má stejnou kapacitu 64 kb a je pøímo adresovatelná v externím pamì ovém prostoru CPU generuje ètecí a zápisové impulzy, které povolují pøístup k datùm Adresový prostor externí pamìti programu a externí pamìti dat se pøekrývá a je možné ho odlišit použitím signálù 5' a 36(1 pro ètení Odlišení provedeme volbou typu použité instrukce pro pøístup k datùm PAMÌ PROGRAMU Pamì programu se dìlí na interní o velikosti 1 až 20 kb v závislosti na typu mikrokontroléru (viz kapitola 2) a externí, jestli je použita Pokud se realizuje pamì jako externí, je nutné pøipojit vstup ($ = 0 Èastìji se využívá jen interní pamì programu FLASH EPROM a signál ($ se 8 V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL A
4 standardnì pøipojuje na hodnotu($ = 1 Na nulté stránce programové pamìti jsou rezervovány vektorové adresy obsluhy jednotlivých zdrojù pøerušení (viz kap Pøerušovací systém) Množina adres pamìti programu je adresována 16bitovým èítaèem instrukcí (Program Counter) PC, který adresuje interní pamì programu v rozsahu platných adres dle kapacity interní pamìti FLASH EPROM a externí pamì programu v rozsahu vyšších adres do FFFFH, pøièemž je jeho obsah pøenášen na výstupy portù P0 a P PAMÌ DAT Pamì dat mikrokontrolérù ATMEL je možno rozdìlit na interní a externí Interní pamì dat typu RAM má rozsah 64, 128 nebo 256 bytù Mapa interní pamìti RAM je na obr 3 HORNÍ PØÍSTUPNÉ POUZE NEPØÍMÝM ADRESOVÁNÍM PØÍSTUPNÉ PØÍMÝM ADRESOVÁNÍM DOLNÍ PØÍSTUPNÉ I NEPØÍMÝM ADRESOVÁNÍM SPECIÁLNÍ FUNKÈNÍ REGISTRY PORTY BITY STATUS A CONTROL ÈASOVAÈE REGISTRY STACK POINTER AKUMULÁTOR A DALŠÍ Obr 3Interní datová pamì RAM Interní datová pamì má pamì ový prostor rozdìlen na tøi bloky: LOWER Dolní 128 (nižší èást interní RAM); UPPER Horní 128 (vyšší èást interní RAM); SPECIAL FUNCTION REGISTERS SFR (oblast speciálních registrù) Adresování pamì ového prostoru interní pamìti je vždy 8bitové, což umožòuje adresovat 256 bytù Oproti tomu prostøednictvím adresových módù se mùže pøistupovat až k 384 bytùm interní pamìti RAM Pøímé adresování ovládá pamì ový blok horní 128 (FFH- 7FH) a nepøímé adresování pamì ový blok SFR (FFH-7FH) Obsazují tedy stejný adresový prostor, ale fyzicky jsou oddìleny Pøístup do pamì ového bloku RAM Dolní 128 je realizován jak pøímou, tak nepøímou adresací Interní pamì RAM Dolní 128 (tab 1) obsahuje ètyøi banky registrù oznaèených RB0 až RB3 a každá banka registrù obsahuje 8 registrù R0 až R7 Uvedené banky registrù jsou umístìné na adresách 00H až 1FH Oblast 16 následujících adres 20H až 2FH je bitovì adresovatelná oblast pamìti RAM, ve které je možné pomocí bitové adresace adresovat každý ze 128 bitù zvláš (0 127) Instrukèní sada obsahuje celou øadu instrukcí pro práci s bitovì pøístupnou oblastí pamìti RAM Zùstávající oblast interní RAM tj adresy 30H až 7FH jsou urèeny na univerzální použití Skupina speciálních registrù SFR (Special Function Registers) je umístìna na adresách 80H až F0H jak je zobrazeno v tab 2 Mapa SFR Obsahuje 21 (27) speciálních registrù A V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL 9
5 (; 06% /6% '(& )) ) ) ) ) ( ' & % $ ( ' ) ( ' & % $ & % ) ( ' & % $ $ ) ( ' & % $ ) ( ' & % $ ) ( ' & % $ ) ( ' & % $ ) ( ' & % $ ) ) Tab 1 Nižších 128 bytù interní RAM adresový prostor 10 V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL A
6 E\WRYi 6)5 DGUHVD 06% /6% ) ) ) ) ) ) ) ) ) % % % % % % % % % ( ( ( ( ( ( ( ( ( $&& $&& $&& $&& $&& $&& $&& $&& $&& ' 63,( 63( '25' 0675 &32/ &3$ &5 ' ' ' ' ' ' ' ' ' 36: &< $& ) &' 5HJLVWUþtWDþHKRUQtE\WH 7 && 5HJLVWUþtWDþHGROQtE\WH 7/ &% =ifk\wqêuhjlvwuþtwdþhkruqte\wh 5&$3 &$ =ifk\wqêuhjlvwuþtwdþhgroqte\wh 5&$3/ & 72( '&(1 702' & & & & & & & & ) ( ' % $ & 7) (;) 5&/ 7&/ (;(1 75 &7 &35/ 7&21 % %' %&%% %$ % %, ; 37 3; % % % % % % % % % 3 5' :5 7 7,17,17 7[' 5[' $$ 63,) :&2/ 6365 $ $) $( $' $&$% $$ $ $,( ($ (7 (6 (7 (; (7 (; $ $ $ $ $ $ $ $ $ 3 $GU $GU $GU $GU $GU $G5 $GU $GU 3 LMPDFtY\VtODFtUHJLVWUVpULRYpKRNDQiOX 6%8) ) ( ' &% $ 6& (1 7% 5% 7, 5, ((0:( ((0(1 '36 :'7567 :'7(1 :&21 3 6& 0,62 026, 66 7(; 7 ' 5HJLVWUþtWDþHKRUQtE\WH 7 & 5HJLVWUþtWDþHKRUQtE\WH 7 % 5HJLVWUþtWDþHGROQtE\WH 7/ $ 5HJLVWUþtWDþHGROQtE\WH 7/ %) %( %' %&%% %$ % % 702' * &7 0 0 * &7 0 0 ) ( ' &% $ 7&21 7) 75 7) 75,(,7,(,7 602' 32) *) *) 3','/ 3&21 63' 63' 63' 63' 63' 63' 63' 63' 63'5 %i]ryêuhjlvwu'375kruqte\wh '3 %i]ryêuhjlvwu'375groqte\wh '3/ %i]ryêuhjlvwu'375kruqte\wh '3 %i]ryêuhjlvwu'375groqte\wh '3/ 8ND]RYDWHO]iVREQtNRYpSDP WL 63 3 '$GU '$GU '$GU '$GU '$GU '$GU '$GU '$GU Tab 2 A Mapa SFR (speciálních funkèních registrù)ea V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL 11
7 Støadaè (Accumulator) ACC, A Základní pracovní registr centrální procesorové jednotky CPU, který vždy obsahuje operand instrukce a do nìhož se ukládá výsledek operace Støadaè je souèástí RAM (adresa E0H), což umožòuje kromì standardních operací i bitové operace (ACC 7 ACC 0) B registr B Pracovní registr, který je používán pøi operacích dìlení a násobení Lze ho také použít jako normální pracovní registr Stavový registr (Program Status Word) PSW PSW registr obsahuje v každém okamžiku stav procesoru a výsledek výkonu pøedcházejíci instrukce Ukazatel zásobníku (Stack Pointer) SP Ukazatel zásobníku je adresový registr interní RAM ukazující na vrchol zásobníku, ve které je uložena návratová adresa po volání instrukcí PUSH, POP a CALL SP je inkrementován pøed výkonem instrukcí PUSH a CALL a dekrementován po vykonání instrukcí POP a RET Po inicializaci je SP stále na adrese 07H což znamená, že ukazuje na adresnou buòku 08H Jeho umístìní je možné programovì zmìnit v oblasti adresace RAM Ukazatel dat (Data Pointer) DPTR Ukazatel dat je dvoubytový adresný registr, skládá se ze dvou 8bitových registrù DPH, DPL Jeho funkcí je ukazovat na pamì ovou buòku v datové pamìti v rozsahu 0000H FFFFH Je pøístupný jako dvojitý 16bitový registr i jako dva 8bitové registry zvláš Èítaè instrukcí (Program Counter) PC 16bitový èítaè instrukcí, není programovì pøístupný VV porty (Ports) P0, P1, P2, P3 Vstupnì-výstupní porty P0, P1, P2, P3 jsou v oblasti SFR reprezentovány jako registry se stejným oznaèením P0, P1, P2, P3 Registr sériového kanálu (Serial Data Buffer) SBUF Registr sériového kanálu jsou ve skuteènosti dva oddìlené registry vysílací a pøijímací Jsou-li jsou data pøesunuta do registru SBUF, procházejí vysílacím registrem Inicializace pøenosu se vykoná okamžitì Pøicházející data procházejí pouze pøes tento registr (SBUF) a musí být z nìj pøeèteny 12 V FRONC, J K¼ÚÈIK: MIKROKONTROLÉRY ATMEL A
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceJednočipové mikropočítače (mikrokontroléry)
Počítačové systémy Jednočipové mikropočítače (mikrokontroléry) Miroslav Flídr Počítačové systémy LS 2006-1/17- Západočeská univerzita v Plzni Co je mikrokontrolér integrovaný obvod, který je často součástí
VíceMIKROPOČÍTAČOVÉ SYSTÉMY
MIKROPOČÍTAČOVÉ SYSTÉMY Jednočipové mikropočítače řady 805 Vytištěno z dokumentů volně dostupných na Webu Mikroprocesory z řady 805 Mikroprocesor 805 pochází z roku 980 a je vývojově procesorem relativně
VíceMikrokontroléry. Doplňující text pro POS K. D. 2001
Mikrokontroléry Doplňující text pro POS K. D. 2001 Úvod Mikrokontroléry, jinak též označované jako jednočipové mikropočítače, obsahují v jediném pouzdře všechny podstatné části mikropočítače: Řadič a aritmetickou
Více+---------------------------------------------------------------+ +-----------------------------------------------------------+
+---------------------------------------------------------------+ +-----------------------------------------------------------+ AA SSSS MM MM AAAA SS SS MMM MMM AA AA SS MM M M MM AA AA SSSSS MM M M MM
VíceČinnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus
Činnost CPU Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Hodinový cyklus CPU je synchronní obvod nutné hodiny (f CLK ) Instrukční cyklus IF = doba potřebná
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceMikroprocesor Intel 8051
Mikroprocesor Intel 8051 Představení mikroprocesoru 8051 Mikroprocesor as jádrem 8051 patří do rodiny MSC51 a byl prvně vyvinut firmou Intel v roce 1980, což znamená, že zanedlouho oslaví své třicáté narozeniny.
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceMikrořadiče řady 8051.
Mikrořadiče řady 8051 Řada obvodů 8051 obsahuje typy 8051AH, 8031AH, 8751H, 80C51, 80C31, 8052 a 8032 Jednotlivé obvody se od sebe liší technologií výroby a svojí konstrukcí Způsob programování je však
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. o znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby
VíceJiøí Hrbáèek MIKROØADIÈE PIC16CXX a vývojový kit PICSTART Kniha poskytuje ètenáøi základní informace o mikroøadièích øady PIC 16CXX, jejich vlastnostech a použití tak, aby je mohl využít pøi vlastních
VícePaměti a jejich organizace
Kapitola 5 Paměti a jejich organizace 5.1 Vnitřní a vnější paměti, vlastnosti jednotlivých typů Vnější paměti Jsou umístěny mimo základní jednotku. Lze je zařadit mezi periferní zařízení. Zápis a čtení
VíceZkouška z předmětu Počítačové systémy
Zkouška z předmětu Počítačové systémy Jméno a příjmení: Datum zkoušky: Celkový počet bodů: Výsledná známka: Poznámka: Pokud není uvedeno jinak, uvažujte v následujících příkladech procesor Z80. Odpovědi
VíceMikrořadiče pro přístrojovou techniku
Mikrořadiče pro přístrojovou techniku Doc. Jan Fischer Katedra měření ČVUT v Praze, FEL Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti 1 Oblast zájmu předmětu Mikroprocesory v přístrojové
VíceProcesory z řady 8051
Procesory z řady 8051 A/D a D/A převodníky, komparátory Nízký příkon napájení 3,3V Malá pouzdra pro plošnou montáž Programová Flash OTP-EPROM Redukované nebo rozšířené I/O vývody Jádro 80C51 Kapacita programu
VíceMikroprocesory v přístrojové technice
Mikroprocesory v přístrojové technice Přednášky A3B38MMP 1 Mikroprocesory v přístrojové technice A3B38MMP, katedra měření, ČVUT FEL Vyučující: přednášky - doc. Ing. Jan Fischer, CSc., konzultace - úterý
VíceD DE = = + [ + D[ [ D = - - XY = = + -
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceMicrochip. PICmicro Microcontrollers
Microchip PICmicro Microcontrollers 8-bit 16-bit dspic Digital Signal Controllers Analog & Interface Products Serial EEPROMS Battery Management Radio Frequency Device KEELOQ Authentication Products Návrh
VíceSeznámení s mikropočítačem. Architektura mikropočítače. Instrukce. Paměť. Čítače. Porovnání s AT89C2051
051 Seznámení s mikropočítačem Architektura mikropočítače Instrukce Paměť Čítače Porovnání s AT89C2051 Seznámení s mikropočítačem řady 8051 Mikroprocesor řady 8051 pochází z roku 1980 a je vytvořené firmou
VíceHistorie osmibitových mikroprocesoru a mikroradicu ZILOG.
Historie osmibitových mikroprocesoru a mikroradicu ZILOG. Americká firma ZILOG vstoupila na trh mikroprocesoru v roce 1973. V dobe, kdy svet dobývaly obvody Intel 8080, se objevil obvod s typovým oznacením
Vícečervená LED 1 10k LED 2
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
Více8,1 [9] 8 287 [9] ± ± ± ± ± ± ± ± ±
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
Více4.2 Paměti PROM - 87 - NiCr. NiCr. Obr.140 Proudy v naprogramovaném stavu buňky. Obr.141 Princip PROM. ADRESOVÝ DEKODÉR n / 1 z 2 n
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVývoj výpočetní techniky. Rozdělení počítačů. Blokové schéma počítače
Vývoj výpočetní techniky Jednotlivé etapy ve vývoji počítačů se nazývaly generace jsou charakterizovány dobou vzniku, součástkami. 0. generace MARK 1 na bázi relé (1944). 1. generace postavené z elektronek
VíceÚvod do mobilní robotiky NAIL028
md at robotika.cz http://robotika.cz/guide/umor08/cs 6. října 2008 1 2 Kdo s kým Seriový port (UART) I2C CAN BUS Podpora jednočipu Jednočip... prostě jenom dráty, čti byte/bit, piš byte/bit moduly : podpora
VíceProcesor z pohledu programátora
Procesor z pohledu programátora Terminologie Procesor (CPU) = řadič + ALU. Mikroprocesor = procesor vyrobený monolitickou technologií na čipu. Mikropočítač = počítač postavený na bázi mikroprocesoru. Mikrokontrolér
VíceTechnické prostředky počítačové techniky
Počítač - stroj, který podle předem připravených instrukcí zpracovává data Základní části: centrální procesorová jednotka (schopná řídit se posloupností instrukcí a ovládat další části počítače) zařízení
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceKubatova 19.4.2007 Y36SAP - 13. procesor - control unit obvodový a mikroprogramový řadič RISC. 19.4.2007 Y36SAP-control unit 1
Y36SAP - 13 procesor - control unit obvodový a mikroprogramový řadič RISC 19.4.2007 Y36SAP-control unit 1 Von Neumannova architektura (UPS1) Instrukce a data jsou uloženy v téže paměti. Paměť je organizována
VíceZákladní uspořádání pamětí MCU
Základní uspořádání pamětí MCU Harwardská architektura. Oddělený adresní prostor kódové a datové. Používané u malých MCU a signálových procesorů. Von Neumannova architektura (Princetonská). Kódová i jsou
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceMSP 430F1611. Jiří Kašpar. Charakteristika
MSP 430F1611 Charakteristika Mikroprocesor MSP430F1611 je 16 bitový, RISC struktura s von-neumannovou architekturou. Na mikroprocesor má neuvěřitelně velkou RAM paměť 10KB, 48KB + 256B FLASH paměť. Takže
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VícePK Design. MB-ATmega16/32 v2.0. Uživatelský manuál. Základová deska modulárního vývojového systému MVS. Verze dokumentu 1.0 (21.12.
MB-ATmega16/32 v2.0 Základová deska modulárního vývojového systému MVS Uživatelský manuál Verze dokumentu 1.0 (21.12.2004) Obsah 1 Upozornění... 3 2 Úvod... 4 2.1 Vlastnosti základové desky...4 2.2 Vlastnosti
Více9. Kompenzace účiníku u spínaných zdrojů malých výkonů
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceMaturitní témata - PRT 4M
Maturitní témata - PRT 4M ústní zkouška profilové části Maturita - školní rok 2015/2016 1. Architektura mikrořadičů a PC 2. Popis mikrořadičů řady 51 3. Zobrazovací jednotky 4. Řadiče Atmel 5. Hradlová
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceSběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC
Informatika 2 Technické prostředky počítačové techniky - 2 Přednáší: doc. Ing. Jan Skrbek, Dr. - KIN Přednášky: středa 14 20 15 55 Spojení: e-mail: jan.skrbek@tul.cz 16 10 17 45 tel.: 48 535 2442 Obsah:
VíceMIKROPROCESORY PRO VÝKONOVÉ SYSTÉMY. Systém přerušení. České vysoké učení technické Fakulta elektrotechnická
MIKROPROCESORY PRO VÝKONOVÉ SYSTÉMY Systém přerušení České vysoké učení technické Fakulta elektrotechnická A1B14MIS Mikroprocesory pro výkonové systémy 6 Ver.1.2 J. Zděnek, 213 1 pic18f Family Interrupt
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceÚvod do mobilní robotiky AIL028
md at robotika.cz http://robotika.cz/guide/umor07/cs 11. října 2007 1 Definice Historie Charakteristiky 2 MCU (microcontroller unit) ATmega8 Programování Blikání LEDkou 3 Kdo s kým Seriový port (UART)
VíceVážení zákazníci dovolujeme si Vás upozornit že na tuto ukázku knihy se vztahují autorská práva tzv. copyright. To znamená že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby
VíceSTEDNÍ PRMYSLOVÁ ŠKOLA, OSTRAVA - MORAVSKÁ OSTRAVA, KRATOCHVÍLOVA 7. (studijní text)
STEDNÍ PRMYSLOVÁ ŠKOLA, OSTRAVA - MORAVSKÁ OSTRAVA, KRATOCHVÍLOVA 7 (studijní text) µ-procesorová TECHNIKA Studijní text smí být používán pouze k výuce µ-procesorové techniky v SPŠ, Ostrava Moravská Ostrava,
VíceM R 8 P % 8 P5 8 P& & %
ážení zákazníci dovolujeme si ás upozornit že na tuto ukázku knihy se vztahují autorská práva tzv. copyright. To znamená že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby ètenáø
VícePřerušovací systém s prioritním řetězem
Přerušovací systém s prioritním řetězem Doplňující text pro přednášky z POT Úvod Přerušovací systém mikropočítače může být koncipován několika způsoby. Jednou z možností je přerušovací systém s prioritním
VíceMCP BIOS řídicí jednotky Kit386EXR
MCP BIOS řídicí jednotky Kit386EXR ZÁKLADNÍ PROGRAMOVÉ VYBAVENÍ Příručka uživatele a programátora SofCon spol. s r.o. Střešovická 49 162 00 Praha 6 tel/fax: +420 220 180 454 E-mail: sofcon@sofcon.cz www:
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
Víceod jaké adresy bude program umístěn? Intel Hex soubor, co to je, z čeho a jak se získá, k čemu slouží? Pseudoinstrukce (direktivy) překladače ORG, SET
1) Archiktura procesorů řady 51 Jednočipové mikropočítače řady X51. Jednočipové mikropočítače rodiny X51 - AT89C52, AT89S8252 obvodová struktura, druhy a velikosti paměťových prostorů, velikosti vnitřních
VíceRISC a CISC architektura
RISC a CISC architektura = dva rozdílné přístupy ke konstrukci CPU CISC (Complex Instruction Set Computer) vývojově starší přístup: pomoci konstrukci překladače z VPP co nejpodobnějšími instrukcemi s příkazy
Více2 Základní funkce a operátory V této kapitole se seznámíme s použitím funkce printf, probereme základní operátory a uvedeme nejdůležitější funkce.
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv copyright To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceOperační systémy. Přednáška 8: Správa paměti II
Operační systémy Přednáška 8: Správa paměti II 1 Jednoduché stránkování Hlavní paměť rozdělená na malé úseky stejné velikosti (např. 4kB) nazývané rámce (frames). Program rozdělen na malé úseky stejné
Více7. Monolitické počítače, vlastnosti a použití.
7. Monolitické počítače, vlastnosti a použití. Obsah 7. Monolitické počítače, vlastnosti a použití.... 1 7.1 Jednočipové mikropočítače řady 8048... 2 7.2 Jednočipový mikropočítač 8051... 2 7.3 Architektura
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceROÈNÍK VI/2001. ÈÍSLO 3 Dìjiny pøenosu zpráv na dálku Historie elektøiny a magnetizmu ROÈNÍK L/2001. ÈÍSLO 3 V TOMTO SEŠITÌ Dìjiny pøenosu zpráv na dálku... 1 STAVEBNICE S MIKROPOÈÍ- TAÈI ØADY 51 Pøehled
VíceStruktura a architektura počítačů (BI-SAP) 7
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 7 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii
Vícevelikosti vnitřních pamětí? Jaké periferní obvody má na čipu a k čemu slouží? Jaká je minimální sestava mikropočítače z řady 51 pro vestavnou aplikaci
Některé otázky pro kontrolu připravenosti na test k předmětu MIP a problémové okruhy v l.sem. 2007 Náplní je látka z přednášek a cvičení do termínu testu v rozsahu přednášek, případně příslušného textu
VícePřerušení POT POT. Přerušovací systém. Přerušovací systém. skok do obslužného programu. vykonávaný program. asynchronní událost. obslužný.
1 Přerušení Při výskytu určité události procesor přeruší vykonávání hlavního programu a začne vykonávat obslužnou proceduru pro danou událost. Po dokončení obslužné procedury pokračuje výpočet hlavního
VíceNÁVOD K OBSLUZE MODULU VIDEO 64 ===============================
NÁVOD K OBSLUZE MODULU VIDEO 64 =============================== Modul VIDEO 64 nahrazuje v počítači IQ 151 modul VIDEO 32 s tím, že umožňuje na obrazovce připojeného TV monitoru nebo TV přijímače větší
VíceDisplej DT20-6. Update firmware řadiče. Simulační systémy Řídicí systémy Zpracování a přenos dat TM 2012_10_10 10. 10. 2012
Simulační systémy Řídicí systémy Zpracování a přenos dat Displej DT20-6 Autor: Ing. Jan Tupý TM 2012_10_10 10. 10. 2012 OSC, a. s. tel: +420 (5) 416 43 111 Staňkova 557/18a fax: +420 (5) 416 43 109 602
VíceVestavné systémy BI-VES Přednáška 5
Vestavné systémy BI-VES Přednáška 5 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011 ZS2010/11 Evropský
VícePrincipy činnosti sběrnic
Cíl přednášky: Ukázat, jak se vyvíjely architektury počítačů v souvislosti s architekturami sběrnic. Zařadit konkrétní typy sběrnic do vývojových etap výpočetních systémů. Ukázat, jak jsou tyto principy
VíceMIKROPROCESORY PRO VÝKONOVÉ SYSTÉMY. Systémová struktura počítače
MIKROPROCESORY PRO VÝKONOVÉ SYSTÉMY Systémová struktura počítače Řízení běhu programu České vysoké učení technické Fakulta elektrotechnická A1B14MIS Mikroprocesory pro výkonové systémy 05 Ver.1.20 J. Zděnek,
VíceAlgoritmizace a programování
Algoritmizace a programování Struktura počítače - pokračování České vysoké učení technické Fakulta elektrotechnická Ver.1.10 J. Zděnek 2015 Systémová struktura počítače pokrač. Systém přerušení A8B14ADP
VíceŘÍZENÍ ELEKTRICKÝCH POHONŮ. Systémová struktura počítače Řízení běhu programu. České vysoké učení technické Fakulta elektrotechnická
ŘÍZENÍ ELEKTRICKÝCH POHONŮ Systémová struktura počítače Řízení běhu programu České vysoké učení technické Fakulta elektrotechnická A1M14RPO Řízení elektrických pohonů 01 Ver.1.20 J. Zděnek, 20151 Požadované
VícePROCESOR. Typy procesorů
PROCESOR Procesor je ústřední výkonnou jednotkou počítače, která čte z paměti instrukce a na jejich základě vykonává program. Primárním úkolem procesoru je řídit činnost ostatních částí počítače včetně
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VícePavel Valášek, Roman Loskot Polovodièové pamìti Kniha známých autorù pokrývá celou oblast polovodièových pamìtí soudobých mikropoèítaèù a mikrokontrolérù Seznamuje se základními architekturami pamìtí,
Vícepožadovan adované velikosti a vlastností Interpretace adresy POT POT
požadovan adované velikosti a vlastností K.D. - přednášky 1 Interpretace adresy Ve kterémkoliv místě lze adresu rozdělit na číslo bloku a offset uvnitř bloku. Velikost bloku je dána délkou příslušné části
VícePROTOKOL O LABORATORNÍM CVIČENÍ
STŘEDNÍ PRŮMYSLOVÁ ŠKOLA V ČESKÝCH BUDĚJOVICÍCH, DUKELSKÁ 13 PROTOKOL O LABORATORNÍM CVIČENÍ Provedl: Jan Kotalík Datum: 3.1. 2010 Číslo: Kontroloval/a Datum: 1. ÚLOHA: Návrh paměti Pořadové číslo žáka:
Víceuz80 Embedded Board ver. 1.0 uz80 Vestavná Řídící Deska ver. 1.0
uz80 Embedded Board ver. 1.0 uz80 Vestavná Řídící Deska ver. 1.0 Jednodeskový mikroprocesorový řídící systém s CPU Zilog Z84C15 nebo Toshiba TMPZ84C015: Deska obsahuje: 1. CPU Z84C15 (Zilog) nebo TMPZ84C015
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceArchitekura mikroprocesoru AVR ATMega ( Pokročilé architektury počítačů )
Vysoká škola báňská Technická univerzita Ostrava Fakulta elektrotechniky a informatiky Architekura mikroprocesoru AVR ATMega ( Pokročilé architektury počítačů ) Führer Ondřej, FUH002 1. AVR procesory obecně
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceAlfanumerické displeje
Alfanumerické displeje Alfanumerické displeje jsou schopné zobrazovat pouze alfanumerické údaje (tj. písmena, číslice) a případně jednoduché grafické symboly definované v základním rastru znaků. Výhoda
VíceMetody připojování periferií BI-MPP Přednáška 2
Metody připojování periferií BI-MPP Přednáška 2 Ing. Miroslav Skrbek, Ph.D. Katedra počítačových systémů Fakulta informačních technologií České vysoké učení technické v Praze Miroslav Skrbek 2010,2011
VíceSběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC
Informační systémy 2 Obsah: Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC ROM RAM Paměti typu CACHE IS2-4 1 Dnešní info: Informační systémy 2 03 Informační systémy
VíceDavid Matoušek PRÁCE S MIKROKONTROLÉRY ATMEL AVR ATmega16 4. díl Praha 2006 Komerèí využití stavebích ávodù je povoleo je s písemým souhlasem autora a akladatelství. Soubory a CD ROM mající pøímo vztah
VíceDalší aspekty architektur CISC a RISC Aktuálnost obsahu registru
Cíl přednášky: Vysvětlit principy práce s registry v architekturách RISC a CISC, upozornit na rozdíly. Vysvětlit možnosti využívání sad registrů. Zabývat se principy využívanými v procesorech Intel. Zabývat
VícePŘÍRODOVĚDECKÁ FAKULTA UNIVERZITY PALACKÉHO KATEDRA INFORMATIKY BAKALÁŘSKÁ PRÁCE. Simulátor mikroprocesorů architektury 8051.
PŘÍRODOVĚDECKÁ FAKULTA UNIVERZITY PALACKÉHO KATEDRA INFORMATIKY BAKALÁŘSKÁ PRÁCE Simulátor mikroprocesorů architektury 8051 2014 Petr Hrbek Anotace Simulátor mikroprocesorů architektury 8051 umožňuje uživateli
VíceROZHRANÍ 4 VSTUPŮ/VÝSTUPŮ. 4x OPTICKY ODDĚLENÉ LOG. VSTUPY 4x RELÉ SPÍNACÍ VÝSTUPY OVLÁDÁNÍ: LINKA RS232
IO RS232 ROZHRANÍ 4 VSTUPŮ/VÝSTUPŮ 4x OPTICKY ODDĚLENÉ LOG. VSTUPY 4x RELÉ SPÍNACÍ VÝSTUPY OVLÁDÁNÍ: LINKA RS232 4x relé IO RS232 CPU RS 232 4x vstup POPIS Modul univerzálního rozhraní IORS 232 je určen
VíceMalý distribuovaný I/O modul
MLIO Shrnutí Použití Funkce Malý distribuovaný I/O modul Malý I/O modul MLIO je mikroprocesorem řízený komunikativní modul pro instalaci mimo rozvaděč. Umožňuje tvorbu topologií s distribuovanými vstupy
VíceRozhraní mikrořadiče, SPI, IIC bus,..
Rozhraní mikrořadiče, SPI, IIC bus,.. Přednáška A3B38MMP 2013 kat. měření, ČVUT - FEL, Praha J. Fischer A3B38MMP, 2013, J.Fischer, kat. měření, ČVUT - FEL, Praha 1 Rozhraní SPI Rozhraní SPI ( Serial Peripheral
VíceMikrořadiče fy ATMEL
Mikrořadiče fy ATMEL Struktura mikrořadičů fy ATMEL progresivní typy AVR je navržena tak, aby co nejvíce vyhovovala i překladačům vyšších programovacích jazyků, zejména široce používaného jazyka C. Optimalizované
VíceProcesor. Procesor FPU ALU. Řadič mikrokód
Procesor Procesor Integrovaný obvod zajišťující funkce CPU Tvoří srdce a mozek celého počítače a do značné míry ovlivňuje výkon celého počítače (čím rychlejší procesor, tím rychlejší počítač) Provádí jednotlivé
VíceODBORNÝ VÝCVIK VE 3. TISÍCILETÍ. MEIII Paměti konstant
Projekt: ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ Téma: MEIII - 1.5 Paměti konstant Obor: Mechanik elektronik Ročník: 3. Zpracoval(a): Jiří Kolář Střední průmyslová škola Uherský Brod, 2010 Projekt je spolufinancován
VícePROGRAMÁTOR "WinProg-1" Návod k obsluze
PROGRAMÁTOR "WinProg-1" Návod k obsluze 1 1.Úvod. Programátor "WinProg-1" slouží k programování 8-bitových mikrořadičů Winbond řady W78... i W77... (s vyjímkou obvodů typu ISP). Programátor "WinProg-1",
VíceZákladní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic.
Základní principy konstrukce systémové sběrnice - shrnutí Shrnout základní principy konstrukce a fungování systémových sběrnic. 1 Co je to systémová sběrnice? Systémová sběrnice je prostředek sloužící
VícePrincipy komunikace s adaptéry periferních zařízení (PZ)
Principy komunikace s adaptéry periferních zařízení (PZ) Několik možností kategorizace principů komunikace s externími adaptéry, např.: 1. Podle způsobu adresace registrů, které jsou součástí adaptérů.
VíceUživatelská Dokumentace
Uživatelská Dokumentace ŘÍDÍCÍ JEDNOTKA KITS4 Příručka uživatele a programátora SofCon spol. s r.o. Křenova 62 00 Praha 6 tel/fax: +420 235 090 888 E-mail: sofcon@sofcon.cz www: http://www.sofcon.cz Verze
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VícePaměti EEPROM (1) Paměti EEPROM (2) Paměti Flash (1) Paměti EEPROM (3) Paměti Flash (2) Paměti Flash (3)
Paměti EEPROM (1) EEPROM Electrically EPROM Mají podobné chování jako paměti EPROM, tj. jedná se o statické, energeticky nezávislé paměti, které je možné naprogramovat a později z nich informace vymazat
VíceSběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry.
Systémov mová sběrnice 1 Sběrnicová architektura Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Single master jeden procesor na sběrnici, Multi master více
Více