Technologie číslicových obvodů

Podobné dokumenty
Polovodičov. ové prvky. 4.přednáška

Polovodičové prvky. V současných počítačových systémech jsou logické obvody realizovány polovodičovými prvky.

Univerzita Tomáše Bati ve Zlíně

5 Monolitické integrované obvody

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ MEII KOMBINAČNÍ LOGICKÉ OBVODY

VY_32_INOVACE_ELT-1.EI-20-VYROBA INTEGROVANEHO OBVODU. Střední odborná škola a Střední odborné učiliště, Dubno

Navrhované a skutečné rozměry. Návrhová pravidla pro návrh topologie (layoutu) čipu. Základní parametry návrhových pravidel

Integrované obvody. Obvody malé, střední a velké integrace Programovatelné obvody

Technologie CMOS. Je to velmi malý svět. Technologie CMOS Lokální oxidace. Vytváření izolačních příkopů. Vytváření izolačních příkopů

Bipolární tranzistory

Způsoby realizace paměťových prvků

Paměťové prvky. ITP Technika personálních počítačů. Zdeněk Kotásek Marcela Šimková Pavel Bartoš

VY_32_INOVACE_ENI_3.ME_16_Unipolární tranzistor Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl

KOMBINAČNÍ LOGICKÉ OBVODY

MĚŘENÍ Laboratorní cvičení z měření Měření parametrů logického obvodu část Teoretický rozbor

Punčochář, J.: OPERAČNÍ ZESILOVAČE V ANALOGOVÝCH SYSTÉMECH 1

ELEKTRONICKÉ PRVKY TECHNOLOGIE VÝROBY POLOVODIČOVÝCH PRVKŮ

Technologie výroby číslicových obvodů

Měření na unipolárním tranzistoru

Bipolární tranzistor. Bipolární tranzistor - struktura. Princip práce tranzistoru. Princip práce tranzistoru. Zapojení SC.

FET Field Effect Transistor unipolární tranzistory - aktivní součástky unipolární využívají k činnosti vždy jen jeden druh majoritních nosičů

2 Bipolární technologie

Základy elektrotechniky

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

TECHNOLOGICKÉ PROCESY PŘI VÝROBĚ POLOVODIČOVÝCH PRVKŮ I. APLIKACE LITOGRAFIE

Moderní trendy v pouzdření elektronických obvodů a systémů Modern Trends in Electronic Circuits and Systems Packaging

Paměti EEPROM (1) Paměti EEPROM (2) Paměti Flash (1) Paměti EEPROM (3) Paměti Flash (2) Paměti Flash (3)

ELEKTRONICKÉ SOUČÁSTKY

Elektronika pro informační technologie (IEL)

Informační a komunikační technologie

Historie počítačů. 0.generace. (prototypy)

LOGICKÉ OBVODY. Dle vnitřní struktury logické obvody rozdělujeme na:

Integrované obvody. Obvody malé, střední a velké integrace Programovatelné obvody

ISŠT Mělník. Integrovaná střední škola technická Mělník, K učilišti 2566, Mělník Ing.František Moravec

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Nalezněte pracovní bod fotodiody pracující ve fotovoltaickem režimu. Zadáno R = 100 kω, φ = 5mW/cm 2.

Základní typy článků:

Bipolární tranzistory

Univerzita Tomáše Bati ve Zlíně

1 Úvod 3. 2 Přehled a historie obvodů Počátky vývoje integrovaných obvodů Stručný přehled technologií obvodů... 4

4. Elektronické logické členy. Elektronické obvody pro logické členy

OBVODY TTL a CMOS. Úvod

Programovatelná logika

Co je litografie? - technologický proces sloužící pro vytváření jemných struktur (obzvláště mikrostruktur a nanostruktur)

[Otázky Autoelektrikář + Mechanik elektronických zařízení 1.část] Na rezistoru je napětí 25 V a teče jím proud 50 ma. Rezistor má hodnotu.

A8B32IES Úvod do elektronických systémů

Zkouškové otázky z A7B31ELI

Ne vždy je sběrnice obousměrná

Projekt Pospolu. Polovodičové součástky tranzistory, tyristory, traiky. Pro obor M/01 Informační technologie

4.2 Paměti PROM NiCr. NiCr. Obr.140 Proudy v naprogramovaném stavu buňky. Obr.141 Princip PROM. ADRESOVÝ DEKODÉR n / 1 z 2 n

Struktura a architektura počítačů (BI-SAP) 10

Otázka č. 3 - BEST Aktivní polovodičové součástky BJT, JFET, MOSFET, MESFET struktury, vlastnosti, aplikace Vypracovala Kristýna

PROGRAMOVATELNÉ LOGICKÉ OBVODY

Principy konstrukce rozvodů V/V sběrnic

Klasifikace: bodů výborně bodů velmi dobře bodů dobře 0-49 bodů nevyhověl. Příklad testu je na následující straně.

Měření základních vlastností logických IO TTL

ODHALOVÁNÍ PADĚLKŮ SOUČÁSTEK PARAMETRICKÝM MĚŘENÍM

1 VA-charakteristiky tranzistorů JFET a MOSFET. Úloha č. 7

Elektronika pro informační technologie (IEL)

Gymnázium Vysoké Mýto nám. Vaňorného 163, Vysoké Mýto

TECHNOLOGICKÉ PROCESY PŘI VÝROBĚ POLOVODIČOVÝCH PRVKŮ II.

Řídicí obvody (budiče) MOSFET a IGBT. Rozdíly v buzení bipolárních a unipolárních součástek

Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol CZ.1.07/1.5.00/

2.3 Elektrický proud v polovodičích

Spínače s tranzistory řízenými elektrickým polem. Používají součástky typu FET, IGBT resp. IGCT

Přednáška 3 - Obsah. 2 Parazitní body effect u NMOS tranzistoru (CMOS proces) 2

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ

Zvyšování kvality výuky technických oborů

Informační a komunikační technologie

Lidský vlas na povrchu čipu Více než tranzistorů v 45nm technologii může být integrováno na plochu tečky za větou.

VY_32_INOVACE_ENI_3.ME_18_Technologie polovodičových součástek. Střední odborná škola a Střední odborné učiliště, Dubno Ing.

U BR < 4E G /q -saturační proud ovlivňuje nárazovou ionizaci. Šířka přechodu: w Ge 0,7 w Si (pro N D,A,Ge N D,A,Si ); vliv U D.

Unipolární tranzistory

Inovace bakalářského studijního oboru Aplikovaná chemie. Reg. č.: CZ.1.07/2.2.00/

ELN 2. ANALOGOVÉ SPÍNAČE S TRANZISTORY 1/14 2. ANALOGOVÉ SPÍNAČE S TRANZISTORY

PŘEDNÁŠKA 1 - OBSAH. Přednáška 1 - Obsah

Úvod polovodičové čipy

Fotovoltaický článek. Struktura na které se při ozáření generuje napětí. K popisu funkce se používá náhradní schéma

STAVEBNÍ NÁVODY 1 pro činnost v elektro a radio kroužcích a klubech

3. REALIZACE KOMBINAČNÍCH LOGICKÝCH FUNKCÍ

Principy konstrukce rozvodů V/V sběrnic

Střední průmyslová škola elektrotechniky a informatiky, Ostrava VÝROBNÍ DOKUMENTACE

Zvyšování kvality výuky technických oborů

Téma 32. Petr Kotál

Polovodičové čipy a integrované obvody (4)

Parametry pamětí vybavovací doba (tj. čas přístupu k záznamu v paměti) = 10 ns ms rychlost toku dat (tj. počet přenesených bitů za sekundu)

ODBORNÝ VÝCVIK VE 3. TISÍCILETÍ. MEI Technologie jednoduchých montážních prací

6 Hybridní integrované obvody, tenkovrstvé a tlustovrstvé technologie a jejich využití

SEP2 Sensor processor. Technická dokumentace

Přednáška 4, 5 a část 6 A4B38NVS Návrh vestavěných systémů 2014 katedra měření, ČVUT - FEL, Praha. J. Fischer

Operační paměti počítačů PC

Učební osnova vyučovacího předmětu elektronika Volitelný vyučovací předmět. Pojetí vyučovacího předmětu M/01 Strojírenství

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ

Návrhová pravidla pro návrh topologie (layoutu) čipu Vzájemné sesazení masek kontaktu, poly

Kategorie Ž1. Test. U všech výpočtů uvádějte použité vztahy včetně dosazení!

Paměti. Paměť je zařízení, které slouží k ukládání programů a dat, s nimiž počítač pracuje

ELEKTRONICKÉ SOUČÁSTKY

XPortKit. Vývojový kit pro Lantronix XPort. 17. února 2011 w w w. p a p o u c h. c o m (06083)

Transkript:

Technologie číslicových obvodů Technologie výroby IO pouzdření Vyšší montážní celky 30.1.2013 O. Novák, CIE 3 1

Diode logic DL: 30.1.2013 O. Novák, CIE 3 2

DL: nepoužívá se, nemožnost invertovat signál, degradace logických úrovní 30.1.2013 O. Novák, CIE 3 3

DTL: velký logický zdvih, šumová imunita, malá rychlost, použití v průmyslových výrobách se silným rušením 30.1.2013 O. Novák, CIE 3 4

TTL: Je-li některý ze vstupů v log0, T1 otevřen, T2 a T4 uzavřen, T3 otevřen. Jsou-li všechny vstupy v log1, T1, T3 uzavřeny, T2 a T4 otevřeny. 30.1.2013 O. Novák, CIE 3 5

TTL s pasivním výstupem (T1, T2) s aktivním výstupem (T1, T2, T3, T4) s otevřeným kolektorem (možnost montážního součinu) H-rychlá, N-normální, L-nízká spotřeba, S- se Schotkyho diodami (zabraňují saturaci transistorů), LS nízká spotřeba + Schotkyho diody 30.1.2013 O. Novák, CIE 3 6

Vstupní charakteristika invertoru TTL i A [ma] U A U Y U A [V] 30.1.2013 O. Novák, CIE 3 7

Převodní charakteristika invertoru TTL U A - vstupní napětí, U Y výstupní napětí. 0,8 V max. hodnota U A odpovídající log. 0, 2,0 V min. hodnota U A odpovídající log. 2,4 V max. hodnota U Y odpovídající log. 0 0,4 V min. hodnota U Y odpovídající log. 0 U r překlápěcí úroveň vstupního napětí 30.1.2013 O. Novák, CIE 3 8

Zatěžovací charakteristika U Y [V] 3,2 2,4 0,4 10 04 20 04 30 04 40 04 50 I Y [ma] 04 30.1.2013 O. Novák 9

Odběrová charakteristika invertoru TTL Iba [ma] U A U Y U A [V] 30.1.2013 O. Novák, CIE 3 10

Obvody TTL s třetím stavem 30.1.2013 O. Novák, CIE 3 11

TTL s otevřeným kolektorem 30.1.2013 O. Novák, CIE 3 12

ECL technologie emitter-coupled logic nejrychlejší logika (tp < 0,1 ns, 1995) používá bipolárních transistorů mimo oblast saturace veliká spotřeba energie (40 mw-hradlo) 30.1.2013 O. Novák, CIE 3 13

Logický člen emitorově vázaný ECTL 30.1.2013 O. Novák, CIE 3 14

P-MOS kanál typu P historická technologie nyní se nepoužívá pro nové návrhy N-MOS kanál typu N snadná integrace, hradla zaberou málo místa na IO obvody VLSI (paměti, mikroprocesory) H-MOS zdokonalená verse N-MOS technologie, tp = 1 ns, 1 mw/hradlo 30.1.2013 O. Novák, CIE 3 15

Převodní charakteristika invertoru NMOS U O [V] V OH = 5,8 V A V OL = 0,5 V B 2,6 V = V IL V IH = 3,4 V U i [V] 30.1.2013 O. Novák, CIE 3 16

NMOS technologie NMOS hradlo NOR náhradní schéma 30.1.2013 O. Novák, CIE 3 17

Technologie CMOS Invertor: Při přivedení napětí log. 1 na A T1 se otevře, T2 zůstane uzavřen. Při přivedení napětí 0V se otevře T2 a uzavře T1 30.1.2013 O. Novák, CIE 3 18

Technologie CMOS Invertor kanál tranzistoru N dvakrát vodivější vůči tranzistoru s kanálem P 30.1.2013 O. Novák, CIE 3 19

Hradlo NAND v CMOS technologii Obr. 1 20. Hradlo NAND v CMOS technologii 30.1.2013 O. Novák, CIE 3 20

Hradlo NOR v CMOS technologii 30.1.2013 O. Novák, CIE 3 21

Technologie CMOS (pokr.) Člen AND-OR-INVERT 30.1.2013 O. Novák, CIE 3 22

CMOS transistory s kanály obou typů historicky velké zpoždění (100 ns) v současnosti tp i méně než 1 ns v klidovém stavu téměř nulová spotřeba energie spotřeba energie ~ frekvenci změn stavů BiCMOS Bipolární i CMOS transistory v jednom IO Spojuje výhody obou technologií Technologicky náročné 30.1.2013 O. Novák, CIE 3 23

Technologie BiCMOS velká rychlost velký výstupní výkon malá spotřeba v klidovém stavu zpoždění téměř nezávislé na zatížení NAND: 30.1.2013 O. Novák, CIE 3 24

Vývoj technologií - převaha CMOS 30.1.2013 O. Novák, CIE 3 25

Vývoj technologií - snižování U cc 30.1.2013 O. Novák, CIE 3 26

Vývoj technologií - snižování U cc 30.1.2013 O. Novák, CIE 3 27

Řady logických obvodů 30.1.2013 O. Novák, CIE 3 28

Životní cyklus logických řad 30.1.2013 O. Novák, CIE 3 29

Planární technologie výroby IO trendy vyšší integrace snižování ceny menší energetické nároky, menší tepel. ztráty, menší rozměry, snazší chlazení vyšší rychlost zpracování signálů universální obvody, větší série, nižší cena zákaznické obvody Technologické kroky v planárním procesu růst krystalu substrátu Ingot tvořen Si a příměsemi, průměr až 20 cm, délka 50 cm, Ingot je rozřezán na plátky /wafers/ přibližně 0,2 mm tlusté. Jedna strana plátku hlazena a čištěna, čímž se připraví na další procesy závislost: čím větší průměr ingotu tím větší efektivita procesu a zároveň větší investiční náklady. 30.1.2013 O. Novák, CIE 3 30

Fotografie plátku /wafer/ 30.1.2013 O. Novák, CIE 3 31

Technologické kroky v planárním procesu Epitaxní růst růst další vrstvy Si na plátku, reaktor při 1000 stupních C. Redukce plynu SiH 4 nebo SiCl 4, síla vrstvy od 5 do 25 mikrometrů, obsah příměsí PH 3 pro n-polovodič, B 2 H 6 pro p-polovodič. Příměsi jsou přimíšeny do plynu v reaktoru před redukcí Oxidace růst pasivační vrstvy SiO 2 působením vodních par : Si + H 2 O - > SiO 2 + 2H Fotolitografie selektivní odstranění SiO 2, maska z polymeru, ozářeno UV světlem, vyvolání, pozitivní x negativní fotorezist, omývání H 2 SO 4, odstranění SiO 2 nepokrytého polymerem, možnost vrstvení 30.1.2013 O. Novák, CIE 3 32

Technologické kroky v planárním procesu Difuse historicky nejstarší proces, difuse příměsí do exponovaného polovodiče, teplota 1000 stupňů C, expozice 1-2 hodiny, pomalé, obtížná regulace přesné teploty Iontová implantace moderní metoda vnášení příměsí ostřelováním urychlenými ionty ve vakuu /30-200 kev/ podle požadované hloubky penetrace příměsi do exponovaného materiálu. SiO 2 nepropouští ionty - selektivita Metalizace kondenzací par Al na povrchu, dodatečné odstranění nepotřebné vrstvy Al v místech, kde nemají být spoje Testování funkčnosti označení kapičkou barvy nefunkčních IO Pouzdření rozřezání plátku, připojení kontaktních plošek IO k vývodům pouzdra zlatými drátky, uzavření pouzdra. 30.1.2013 O. Novák, CIE 3 33

Výroba chipu 32 nm Intel 30.1.2013 O. Novák, CIE 3 34

Výroba npn transistoru n epitaxial layer n+ SiO 2 15 µm p substrate epitaxní růst n-vrstev (n+ silná n- slabá polovodivost) a oxidace Windows for isolation diffusion SiO 2 0,5 µm n+ n p fotolitografie (maskování a leptání) vytvoření oken krytých SiO 2 30.1.2013 O. Novák, CIE 3 35

Isolation islands p+ isolation n epitaxial Cross section pohled zeshora na n-okna odizolovaná silnou difusní p vrstvou Base diffusion SiO 2 n p p+ n p 2,7 µm p n+ difuse báze (p-polovodič) 30.1.2013 O. Novák, CIE 3 36

Base regions p+ n p n p pohled zeshora po difusi báze n+ emitter diffusion n+ n+ SiO 2 n p+ µm p n+ Difuse n+ oblastí pro kolektor a emitor současně 30.1.2013 O. Novák, CIE 3 37

Substrate Aluminium C2 E2 B2 C1 B1 E1 SiO 2 0,7 n+ p n p+ n+ Metalizace a pasivace SiO 2 p+ n n+ p Pohled zeshora, předpokládáme SiO2 transparentní 30.1.2013 O. Novák, CIE 3 38

Struktura IO 30.1.2013 O. Novák, CIE 3 39

Srovnání parametrů různých technologií IO Lattice: delay 7.5 ns CMOS hradlo (1994) 30.1.2013 O. Novák, CIE 3 40

Základní typy hradel podle výskytu v různých technologiích 30.1.2013 O. Novák: CIE5 41

Základní typy hradel podle výskytu v různých technologiích 30.1.2013 O. Novák: CIE5 42

Vývody pouzdra DIL 14 30.1.2013 O. Novák: CIE5 43

Rozložení vývodů pouzdra DIL 30.1.2013 O. Novák: CIE5 44

Typy pouzder Dual in line (DIP) 14 až 40 vývodů vrtání děr do plošného spoje levné čtvercové po obvodu, maticové uspořádání vývodů (PGA) až 168 vývodů (Pentium) drahé patice SMT (surface monting technology) 30.1.2013 O. Novák, CIE 3 45

Pouzdření MP 30.1.2013 O. Novák, CIE 3 46

MCM technologie pouzdření umístění více IO bez pouzder na křemíkovém plátku s vícevrstvými vodivými drahami oddělenými dielektrikem podobná hustota montáže jako u hybridních IO, ale moduly optimalizované pro číslicové obvody snížení počtu propojení mezi IO vede ke snížení počtu poruch 30.1.2013 O. Novák, CIE 3 47

SMT, Multi chip moduly 30.1.2013 O. Novák, CIE 3 48

MCM modul osazený různými IO. Těsná blízkost různých technologií přináší zvýšení hustoty montáže, snížení počtu poruch. 30.1.2013 O. Novák, CIE 3 49

Mixed technology SiP 30.1.2013 O. Novák, CIE 3 50

System On Chip další stupeň integrace Very large transistor counts on a single chip Mixed technologies on the same chip logic, analog, memory, processor Creation of reusable IP cores Hierarchical core-based design 30.1.2013 O. Novák, CIE 3 51

Trendy integrace Increased die complexity (over 500 millions transistors per die) Reduced footprint Higher pin count 10K pins Finer pitch (50 micron pitch) 30.1.2013 O. Novák, CIE 3 52

3D pouzdření paměťových IO - nástup na trh (TI, Alcatel-Thompson,Mitsubishi) hustota bitů na kubický palec cca 83 Mbit, (40 krát větší než u stejných IO v SMT technologii) 30.1.2013 O. Novák, CIE 3 53

Desky plošných spojů dělení podle počtu vodivých vrstev (1-12) SMT montáž IO vede ke zvýšení hustoty prvků Prokovené mezivrstvé spoje pájení vlnou, lepení a vytvrzení prvků SMT automatizace 30.1.2013 O. Novák, CIE 3 54