3.7.5 Znaménkové operátory Násobící operátory Rùzné operátory Základní objekty Konstanty Sig
|
|
- Jan Pešan
- před 7 lety
- Počet zobrazení:
Transkript
1 OBSAH Úvod 11 Signály v èíslicových systémech Dvojstavové signály Tøístavové signály Dynamické parametry èíslicových signálù Jazyk VHDL Historie, souèasnost, budoucnost a vlastnosti jazyka VHDL Použité formátování pro výpisy kódu a syntaxi jazyka VHDL Komentáøe a identifikátory Zápis èísel, znakù a øetìzcù Zápis èísel v dekadické soustavì Zápis èísel v dalších soustavách Zápis znaku Zápis textových øetìzcù Zápis bitových øetìzcù Entita, architektura a další návrhové jednotky Základní datové typy Výètový typ Celoèíselný typ Fyzický typ Typ s plovoucí øádovou èárkou Typ pole Typ záznam Typ soubor Operátory Logické operátory Relaèní operátory Operátory posuvu Sèítací operátory a operátor spojení
2 3.7.5 Znaménkové operátory Násobící operátory Rùzné operátory Základní objekty Konstanty Signály Promìnné Aliasy Soubory Paralelní pøíkazy Nepodmínìné pøiøazení Podmínìné pøiøazení Výbìrové pøiøazení Proces Generující pøíkaz Použití komponenty Volání procedury Pøíkaz bloku Pøíkaz assert Sekvenèní pøíkazy Sekvenèní pøiøazení do promìnné Sekvenèní pøiøazení do signálu Pøíkaz wait Pøíkaz if Pøíkaz case Pøíkaz loop Pøíkaz next Pøíkaz exit Pøíkaz return Pøíkaz null Pøíkaz assert Pøíkaz report Procedury Funkce Atributy Atributy typù Atributy polí Atributy signálù Atributy pojmenovaných objektù Uživatelem definované atributy Jiøí Pinker, Martin Poupa: Èíslicové systémy a jazyk VHDL A
3 3.12 Knihovny a knihovní balíky Knihovní balík std_logic_ Knihovní balík numeric_std Knihovna LPM Uživatelské knihovny a knihovní balíky Testovací prostøedí pro ovìøování funkènosti navrženého systému Seznam klíèových slov jazyka VHDL Èíslicové souèástky a technologie Vlastnosti èíslicových souèástek Znaèení logických èlenù Bipolární technologie Unipolární technologie CMOS Technologie BiCMOS Nevyužité vstupy èíslicových souèástek Tøístavové výstupy a otevøené kolektory Obvody s tøístavovými výstupy Terminátory sbìrnice Výstupy s otevøenými kolektory Kombinaèní obvody Základní pravidla Booleovy algebry Hlavní pravidla pro tvorbu a úpravy logických výrazù Pravdivostní tabulka Neurèené stavy Minimalizace logické funkce Skupinová minimalizace Mapy a jejich použití Návrh kombinaèních obvodù Využití multiplexorù
4 6.10 Využití èlenù EX-OR Realizace kombinaèních obvodù pamìtí Pøechodné dìje v kombinaèních obvodech Zpoždìní signálù ze vstupù na výstupy Hazardní stavy v kombinaèních obvodech Hledání hazardu pomocí map Hledání hazardu z výrazu Hazard pøi zmìnì více než jedné promìnné Potlaèení falešného impulzu filtrem Potlaèení falešného impulzu registrem Vliv úprav výrazu a obvodu na hazardy Dynamický hazard Základní funkèní bloky Dekodér Multiplexor Demultiplexor Prioritní kodér Èíslicový komparátor Sèítaèka Odèítaèka Pøevodník kódu Asynchronní klopné obvody Synchronní klopné obvody Transformace klopných obvodù Blokování klopných obvodù Registry a èítaèe Datové registry Posuvné registry Posuvné registry se zpìtnou vazbou Jiøí Pinker, Martin Poupa: Èíslicové systémy a jazyk VHDL A
5 9.4 Charakteristika èítaèù Asynchronní èítaèe Synchronní èítaèe Nulování a pøednastavení èítaèe Pøenosy z èítaèe Èítaèe modulo M Sekvenèní obvody Pøechodová a výstupní funkce Popis pomocí grafu Popis pomocí soustavy rovnic Popis pomocí tabulek Popis v nìkterém programovacím jazyku Obvodová realizace koneèného automatu Kódování stavù Volba klopných obvodù Návrh budicích funkcí Èasování signálù v synchronním sekvenèním obvodu Nastavení poèáteèního stavu Tvarovací a èasovací obvody Asynchronní èasovací obvody Synchronní èasovací obvody Impulzní šíøkový modulátor Pamìti Rozdìlení pamìtí Dùležité parametry pamìtí Pamìti paralelní a sériové Vnitøní uspoøádání pamìti s adresovým výbìrem Statické pamìti RAM Dynamické pamìti RAM
6 12.7 Synchronní dynamické pamìti RAM Synchronní dynamické pamìti DDR Permanentní pamìti Dvojbránová pamì Pamì fronty Programovatelné logické obvody Historie programovatelných logických obvodù Jednoduché programovatelné logické obvody (SPLD) Komplexní programovatelné logické obvody (CPLD) Programovatelná logická pole (FPGA) Základní dynamické parametry PLD Mikroprogramový automat Základní obvody mikroprogramového automatu Obvody pro modifikaci adres Obvody pro vyhodnocení podmínek pøechodu Nastavení poèáteèní adresy Èasování signálù mikroprogramového automatu Dynamické výstupy Pomocné obvody Použití mikroprogramového automatu Návrh rozsáhlých systémù Synchronizace vnitøních obvodù systému Èasování vstupních signálù Korespondenèní provoz Zøetìzené zpracování Systémy RTL Návrh èíslicového obvodu pøi použití RTL popisu Jiøí Pinker, Martin Poupa: Èíslicové systémy a jazyk VHDL A
7 Literatura 323 Seznam zkratek a anglických termínù 327 Pøíloha: zjednodušená syntaxe jazyka VHDL 331 Rejstøík 341 Adresy prodejen technické literatury 349 Pár slov o nakladatelství
David Matoušek ÈÍSLICOVÁ TECHNIKA základy konstruktérské praxe Bez pøedchozího písemného svolení nakladatelství nesmí být kterákoli èást kopírována ne
David Matoušek ÈÍSLICOVÁ TECHNIKA ZÁKLADY KONSTRUKTÉRSKÉ PRAXE Praha 2001 David Matoušek ÈÍSLICOVÁ TECHNIKA základy konstruktérské praxe Bez pøedchozího písemného svolení nakladatelství nesmí být kterákoli
VícePodrobný obsah CHARAKTERISTIKA A POROVNÁNÍ ØADY PIC16F87X A PIC16F87XA TYPY POUZDER A PØIØAZENÍ VÝVODÙ PIC16F87X TYPY POUZDER A PØIØAZENÍ
Obsah 1 Základní popis...17 2 Uspoøádání pamìti...27 3 PORTY...45 4 Pamì EEPROM a FLASH...58 5 Èasové moduly...65 6 Funkèní moduly CAPTURE/COMPARE/PWM (moduly CCP1/CCP2)...80 7 Modul synchronního sériového
Více3/ %,1'(& 83'1 &( &3 )XQNFH. + ; ; ; ; / ; ; + ; EH]H]PuQ\
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VícePODROBNÝ OBSAH 1 PØENOSOVÉ VLASTNOSTI PASIVNÍCH LINEÁRNÍCH KOMPLEXNÍCH JEDNOBRANÙ A DVOJBRANÙ... 9 1.1 Úvod... 10 1.2 Èasové charakteristiky obvodu pøechodné dìje... 10 1.3 Pøechodné charakteristiky obvodù
VíceKnihy obsahují základní vlastnosti a souhrnné pøehledy obvodù TTL V hlavní èásti jsou obvody seøazeny vzestupnì, podle èíselného oznaèení. U kaž
Petr Jedlièka Pøehled obvodù øady TTL 7400 1. díl 7400 7499 Knihy obsahují základní vlastnosti a souhrnné pøehledy obvodù TTL 7400. V hlavní èásti jsou obvody seøazeny vzestupnì, podle èíselného oznaèení.
VíceLOGICKÉ SYSTÉMY PRO ŘÍZENÍ
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE Fakulta elektrotechnická LOGICKÉ SYSTÉMY PRO ŘÍZENÍ Doc. Ing. Jiří Bayer, CSc Dr.Ing. Zdeněk Hanzálek Ing. Richard Šusta 2000 Vydavatelství ČVUT Předmluva Skriptum
VíceStruktura a architektura počítačů (BI-SAP) 4
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 4 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii
VíceY36SAP 2007 Y36SAP-4. Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač
Y36SAP 27 Y36SAP-4 Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač 27-Kubátová Y36SAP-Logické obvody typické Často používané funkce Majorita:
VíceOrganizace předmětu, podmínky pro získání klasifikovaného zápočtu
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE Fakulta elektrotechnická Ing. Radek Sedláček, Ph.D., katedra měření K13138 Organizace předmětu, podmínky pro získání klasifikovaného zápočtu Kurz A0B38FPGA Aplikace
Více1 z 9 9.6.2008 13:27
1 z 9 9.6.2008 13:27 Test: "TVY_KLO" Otázka č. 1 Převodníku je: kombinační logický obvod, který převádí jeden binární kód do druhého Odpověď B: obvod, pomocí kterého můžeme převádět číslo z jedné soustavy
VíceDigitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.
Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Stavové automaty enkódování Proces, který rozhoduje kolik paměťových prvků bude využito v paměťové části. Binární enkódování je nejpoužívanější. j počet stavů
VíceLOGICKÉ OBVODY. souèástka se doplòuje na sklad # souèástka na skladì, výprodej Dodací podmínky neoznaèených souèástek sdìlíme na poptávku
LOGICKÉ OBVODY Logické obvody øada technologie log. úroveò (V) rozsah Uc (V) Ic ( A) tpd max (ns] vstup výstup MOS 4000 Standard CMOS 5.0 3.0 ~ 18.0 20 CMOS CMOS 74 HC High Speed CMOS 5.0 2.0 ~ 6.0 80
VíceSEKVENČNÍ LOGICKÉ OBVODY
Sekvenční logický obvod je elektronický obvod složený z logických členů. Sekvenční obvod se skládá ze dvou částí kombinační a paměťové. Abychom mohli určit hodnotu výstupní proměnné, je potřeba u sekvenčních
VíceSylabus kurzu Elektronika
Sylabus kurzu Elektronika 5. ledna 2004 1 Analogová část Tato část je zaměřena zejména na elektronické prvky a zapojení v analogových obvodech. 1.1 Pasivní elektronické prvky Rezistor, kondenzátor, cívka-
VíceObsah DÍL 1. Předmluva 11
DÍL 1 Předmluva 11 KAPITOLA 1 1 Minulost a současnost automatizace 13 1.1 Vybrané základní pojmy 14 1.2 Účel a důvody automatizace 21 1.3 Automatizace a kybernetika 23 Kontrolní otázky 25 Literatura 26
VíceJan Humlhans ZAJÍMAVÁ ZAPOJENÍ INSPIRACE KONSTRUKTÉRÙM Zapojení s diodami LED, zapojení s optoèleny, rùzná zapojení, rejstøík 4. díl Praha 2005 Jan Humlhans ZAJÍMAVÁ ZAPOJENÍ 4. díl Bez pøedchozího písemného
VíceJaroslav Doleèek MODERNÍ UÈEBNICE ELEKTRONIKY Operaèní zesilovaèe a komparátory 5. díl Praha 2007 Jaroslav Doleèek Moderní uèebnice elektroniky 5. díl Operaèní zesilovaèe a komparátory Bez pøedchozího
VíceSouhrn Apendixu A doporučení VHDL
Fakulta elektrotechniky a informatiky Univerzita Pardubice Souhrn Apendixu A doporučení VHDL Práce ke zkoušce z předmětu Programovatelné logické obvody Jméno: Jiří Paar Datum: 17. 2. 2010 Poznámka k jazyku
VícePROGRAMOVATELNÉ LOGICKÉ OBVODY
PROGRAMOVATELNÉ LOGICKÉ OBVODY (PROGRAMMABLE LOGIC DEVICE PLD) Programovatelné logické obvody jsou číslicové obvody, jejichž logická funkce může být programována uživatelem. Výhody: snížení počtu integrovaných
Více4. Elektronické logické členy. Elektronické obvody pro logické členy
4. Elektronické logické členy Kombinační a sekvenční logické funkce a logické členy Elektronické obvody pro logické členy Polovodičové paměti 1 Kombinační logické obvody Způsoby zápisu logických funkcí:
VíceDavid Matoušek UDÌLEJTE SI Z PC generátor, èítaè, pøevodník, programátor Praha 2001 PODÌKOVÁNÍ Chtìl bych podìkovat panu Liboru Kubicovi z nakladatelství BEN technická literatura za cenné pøipomínky pøi
VíceKombinační automaty (logické obvody)
Kombinační automaty (logické obvody) o Název: VY_32_INOVACE_01_CIT_01_Prehled_schematickych_znacek.pptx o Téma: Přehled schématických značek o Název: VY_32_INOVACE_01_CIT_02_Prehled_schematickych_znacek_test.pptx
VíceSeznam témat z předmětu ELEKTRONIKA. povinná zkouška pro obor: L/01 Mechanik elektrotechnik. školní rok 2018/2019
Seznam témat z předmětu ELEKTRONIKA povinná zkouška pro obor: 26-41-L/01 Mechanik elektrotechnik školní rok 2018/2019 1. Složené obvody RC, RLC a) Sériový rezonanční obvod (fázorové diagramy, rezonanční
VíceSimulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Jiří Douša, katedra číslicového návrhu (K18103), České vysoké učení technické
VícePříklady popisu základních obvodů ve VHDL
Příklady popisu základních obvodů ve VHDL INP - cvičení 2 Michal Bidlo, 2008 bidlom@fit.vutbr.cz entity Circuit is port ( -- rozhraní obvodu ); end Circuit; Proces architecture Behavioral of Circuit is
VíceDigitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.
Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Klopné obvody jsou nejjednodušší sekvenční součástky Záleží na předcházejícím stavu Asynchronní klopné obvody reagují na změny vstupu okamžitě Synchronní
VíceDigitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.
Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Realizace kombinačních logických funkcí Realizace kombinační logické funkce = sestavení zapojení obvodu, který ze vstupních proměnných vytvoří výstupní proměnné
VíceLogické funkce a obvody, zobrazení výstupů
Logické funkce a obvody, zobrazení výstupů Digitální obvody (na rozdíl od analogových) využívají jen dvě napěťové úrovně, vyjádřené stavy logické nuly a logické jedničky. Je na nich založeno hodně elektronických
VíceJan Humlhans ZAJÍMAVÁ ZAPOJENÍ INSPIRACE KONSTRUKTÉRÙM Generátory, pøístrojové zesilovaèe, mìøicí pøípravky a testery 2. díl Praha 2005 Jan Humlhans ZAJÍMAVÁ ZAPOJENÍ 2. díl Bez pøedchozího písemného svolení
VíceNávrh ovládání zdroje ATX
Návrh ovládání zdroje ATX Zapínání a vypínání PC zdroj ATX se zapíná spojením řídicího signálu \PS_ON se zemí zapnutí PC stiskem tlačítka POWER vypnutí PC (hardwarové) stiskem tlačítka POWER a jeho podržením
Více3. Sekvenční logické obvody
3. Sekvenční logické obvody 3. Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou 3. Sekvenční logické obvody příklad sekv.o. Příklad sledování polohy vozíku
Více1 z 16 11.5.2009 11:33 Test: "CIT_04_SLO_30z50" Otázka č. 1 U Mooreova automatu závisí okamžitý výstup Odpověď A: na okamžitém stavu pamětí Odpověď B: na minulém stavu pamětí Odpověď C: na okamžitém stavu
VíceSekvenční logické obvody
Sekvenční logické obvody Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou Sekvenční obvody - paměťové členy, klopné obvody flip-flop Asynchronní klopné obvody
VíceStruktura a architektura počítačů (BI-SAP) 3
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 3 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii
VíceKritéria hodnocení praktické maturitní zkoušky z databázových systémů
Kritéria hodnocení praktické maturitní zkoušky z databázových systémů Otázka č. 1 Datový model 1. Správně navržený ERD model dle zadání max. 40 bodů teoretické znalosti konceptuálního modelování správné
VíceKonečný automat. Studium chování dynam. Systémů s diskrétním parametrem číslic. Počítae, nervové sys, jazyky...
Konečný automat. Syntéza kombinačních a sekvenčních logických obvodů. Sekvenční obvody asynchronní, synchronní a pulzní. Logické řízení technologických procesů, zápis algoritmů a formulace cílů řízení.
VíceKritéria hodnocení praktické maturitní zkoušky z databázových systémů
Kritéria hodnocení praktické maturitní zkoušky z databázových systémů Otázka č. 1 Datový model 1. Správně navržený ERD model dle zadání max. 40 bodů teoretické znalosti konceptuálního modelování správné
VíceSimulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Jiří Douša, katedra číslicového návrhu (K18103), České vysoké učení technické
VíceVŠB TECHNICKÁ UNIVERZITA V OSTRAVÌ Recenzenti Prof. Ing. Dušan Levický, CSc. Prof. Ing. Vladimír Šebesta, CSc. Kniha shrnuje nìkteré výsledky øešení p
VŠB TECHNICKÁ UNIVERZITA V OSTRAVÌ KOMPRESE A KÓDOVÁ ZABEZPEÈENÍ V MULTIMEDIÁLNÍCH KOMUNIKACÍCH Karel Vlèek Praha 2004 VŠB TECHNICKÁ UNIVERZITA V OSTRAVÌ Recenzenti Prof. Ing. Dušan Levický, CSc. Prof.
VíceDigitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.
Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Základní invertor v technologii CMOS dva tranzistory: T1 vodivostní kanál typ N T2 vodivostní kanál typ P při u VST = H nebo L je klidový proud velmi malý
VíceÚloha 9. Stavové automaty: grafická a textová forma stavového diagramu, příklad: detektory posloupností bitů.
Úloha 9. Stavové automaty: grafická a textová forma ového diagramu, příklad: detektory posloupností bitů. Zadání 1. Navrhněte detektor posloupnosti 1011 jako ový automat s klopnými obvody typu. 2. Navržený
VíceCíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Základní logická hradla, Booleova algebra, De Morganovy zákony Student
Předmět Ústav Úloha č. DIO - Digitální obvody Ústav mikroelektroniky Základní logická hradla, ooleova algebra, De Morganovy zákony Student Cíle Porozumění základním logickým hradlům NND, NOR a dalším,
VíceCíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student
Předmět Ústav Úloha č. 9 BIO - igitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student Cíle Pochopení funkce obvodu pro odstranění zákmitů na
Více:5$ =islv GDW V DOWHUQDFt QHMY\ããtKRELWX
Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceStruktura a architektura počítačů (BI-SAP) 10
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 10 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii
VíceSimulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Jiří Douša, katedra číslicového návrhu (K18103), České vysoké učení technické
VíceLogické obvody 10. Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita Logické obvody - 10 hazardy 1
Logické obvody 10 Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita 6.12.2007 Logické obvody - 10 hazardy 1 Neúplné čítače Návrh čítače M5 na tabuli v kódu binárním a Grayově
VíceNávrh základních kombinačních obvodů: dekodér, enkodér, multiplexor, demultiplexor
Předmět Ústv Úloh č. 2 BDIO - Digitální obvody Ústv mikroelektroniky Návrh zákldních kombinčních obvodů: dekodér, enkodér, multiplexor, demultiplexor Student Cíle Porozumění logickým obvodům typu dekodér,
VíceEvropský sociální fond Praha & EU: Investujeme do vaší budoucnosti
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti MI-SOC: 2 KOMUNIKACE NAČIPU, LATENCE, PROPUSTNOST, ARCHITEKTURY doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních
VíceLadislav Šmejkal PLC a automatizace 2. díl Sekvenèní logické systémy a základy fuzzy logiky Ladislav Šmejkal PLC A AUTOMATIZACE 2. díl Sekvenèní logické systémy a základy fuzzy logiky Bez pøedchozího písemného
VíceDavid Matoušek C PRO MIKROKONTROLÉRY PIC práce s PIC18F452 a PIC18F1220 v jazyce C Praha 2011 David Matoušek C PRO MIKROKONTROLÉRY PIC práce s PIC18F452 a PIC18F1220 v jazyce C Bez pøedchozího písemného
VíceČíselné vyjádření hodnoty. Kolik váží hrouda zlata?
Čísla a logika Číselné vyjádření hodnoty Au Kolik váží hrouda zlata? Dekadické vážení Když přidám osmé závaží g, váha se převáží => závaží zase odeberu a začnu přidávat závaží x menší 7 závaží g 2 závaží
VíceČíslicové obvody základní pojmy
Číslicové obvody základní pojmy V číslicové technice se pracuje s fyzikálními veličinami, které lze popsat při určité míře zjednodušení dvěma stavy. Logické stavy binární proměnné nabývají dvou stavů:
VíceDavid Matoušek PRÁCE S INTELIGENTNÍMI LCD DISPLEJI Praha 2005 Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD-ROM mající pøímo vztah ke knize,
VíceELEKTRONIKA. Maturitní témata 2018/ L/01 POČÍTAČOVÉ A ZABEZPEČOVACÍ SYSTÉMY
ELEKTRONIKA Maturitní témata 2018/2019 26-41-L/01 POČÍTAČOVÉ A ZABEZPEČOVACÍ SYSTÉMY Řešení lineárních obvodů - vysvětlete postup řešení el.obvodu ohmovou metodou (postupným zjednodušováním) a vyřešte
VíceČíslicové obvody a jazyk VHDL
Číslicové obvody a jazyk VHDL Návrh počítačových systémů 2007-2008 Jan Kořenek korenek@fit.vutbr.cz Proč HW realizace algoritmu Vyšší rychlost paralelní nebo zřetězené zpracování, přizpůsobení výpočetních
VíceLadislav Šmejkal Marie Martinásková PLC a automatizace 1 díl Základní pojmy, úvod do programování Kniha je prvním dílem trilogie o programovatelných automatech (systémech PLC, SPS), které jsou dnes jedním
VíceJakub Š astný FPGA prakticky Realizace èíslicových systémù pro programovatelná hradlová pole Praha 2010 Tato publikace je vìnována praktickým aspektùm návrhu èíslicových systémù. Spíše, než popisu jazyka
VíceBurkhard Kainka ELEKTRONIKA S PODPOROU PC Visual Basic v praxi 2004 Segment B V, Beek (Lb), The Netherlands, 2004, www segment nl Kniha je pøekladem nìmeckého originálu Elektronik am PC (ISBN 3-89576-113-3)
VíceCíle. Teoretický úvod
Předmět Ú Úloha č. 7 BIO - igitální obvody Ú mikroelektroniky Sekvenční logika návrh asynchronních a synchronních binárních čítačů, výhody a nevýhody, využití Student Cíle Funkce čítačů a použití v digitálních
VíceDOKOPO. Komunikaèní karta se samostatným procesorem a dual-port pamìtí. Technická pøíruèka. verze 2.0. A plikace Mikroprocesorové Techniky
DOKOPO Komunikaèní karta se samostatným procesorem a dual-port pamìtí Technická pøíruèka verze 2.0 R A plikace Mikroprocesorové Techniky 1994 1. Komunikaèní procesor DOKOPO... 1 1.1. Pøerušovací systém
VíceTémata na ústní zkoušku profilové části maturitní zkoušky z předmětu PROJEKTOVÁNÍ MIKROPROCESOROVÝCH SYSTÉMŮ Školní rok 2018/2019
Témata na ústní zkoušku profilové části maturitní zkoušky z předmětu PROJEKTOVÁNÍ MIKROPROCESOROVÝCH SYSTÉMŮ Školní rok 2018/2019 Třída: Obor (ŠVP): Sestavil: Vedoucí úseku: Schválil: ETS4 26 41 M/01 Elektrotechnika
VíceMICROPEL 03.2004 všechna práva vyhrazena kopírování publikace dovoleno pouze bez zmìny textu a obsahu http://www.micropel.cz
SIMPLE 4 Popis programovacího jazyka SIMPLE verze 4 pro vývoj aplikací s PLC MICROPEL edice 03.2004 2. verze dokumentu doplnìn popis editorù doplnìn popis spec. funkcí doplnìn popis sdílených sí ových
Vícebaspelin CPM Popis komunikaèního protokolu CPM KOMPR
baspelin Popis komunikaèního protokolu KOMPR srpen 2003 baspelin Obsah 1. Pøehled pøíkazù a dotazù 4 2. Popis pøíkazù a dotazù 5 3. Èasování pøenosu 10 4. Pøipojení regulátorù na vedení 11 3 baspelin
Více14. Složitější konstrukce
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Praktika návrhu číslicových obvodů Dr.-Ing. Martin Novotný Katedra číslicového návrhu Fakulta informačních technologií ČVUT v Praze Miloš
VíceBI-JPO (Jednotky počítače) Cvičení
BI-JPO (Jednotky počítače) Cvičení Ing. Pavel Kubalík, Ph.D., 2010 Katedra číslicového návrhu Fakulta informačních technologií České vysoké učení technické v Praze Evropský sociální fond Praha & EU: Investujeme
VíceNávrh asynchronního automatu
Návrh asynchronního automatu Domovská URL dokumentu: http://dce.felk.cvut.cz/lsy/cviceni/pdf/asyn_automat.pdf Obsah DEFINICE AUTOMATU... 2 KROK 1: ZADÁNÍ... 3 KROK 2: ANALÝZA ZADÁNÍ... 3 KROK 3: VYJÁDŘENÍ
VíceTémata profilové maturitní zkoušky z předmětu Souborná zkouška z odborných elektrotechnických předmětů (elektronická zařízení, elektronika)
ta profilové maturitní zkoušky z předmětu Souborná zkouška z odborných elektrotechnických předmětů (elektronická zařízení, elektronika) 1. Cívky - vlastnosti a provedení, řešení elektronických stejnosměrných
VíceNávrh čítače jako automatu
ávrh čítače jako automatu Domovská URL dokumentu: http://dce.felk.cvut.cz/lsy/cviceni/pdf/citacavrh.pdf Obsah ÁVRH ČÍTAČE JAO AUTOMATU.... SYCHROÍ A ASYCHROÍ AUTOMAT... 2.a. Výstupy automatu mohou být
VíceKoncept pokročilého návrhu ve VHDL. INP - cvičení 2
Koncept pokročilého návrhu ve VHDL INP - cvičení 2 architecture behv of Cnt is process (CLK,RST,CE) variable value: std_logic_vector(3 downto 0 if (RST = '1') then value := (others => '0' elsif (CLK'event
VíceSimulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011 Jiří Douša, katedra číslicového návrhu (K18103), České vysoké učení technické
Více5. Sekvenční logické obvody
5. Sekvenční logické obvody 3. Sekvenční logické obvody - úvod Sledujme chování jednoduchého logického obvodu se zpětnou vazbou 3. Sekvenční logické obvody - příklad asynchronního sekvenčního obvodu 3.
VíceOVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ
OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ Odlišnosti silových a ovládacích obvodů Logické funkce ovládacích obvodů Přístrojová realizace logických funkcí Programátory pro řízení procesů Akční členy ovládacích
VíceAutomatizace je proces při němž je řídicí funkce člověka nahrazována činností
Automatizace je proces při němž je řídicí funkce člověka nahrazována činností různých přístrojů a zařízení. (Mechanizace, Automatizace, Komplexní automatizace) Kybernetika je Věda, která zkoumá obecné
VíceProfilová část maturitní zkoušky 2017/2018
Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2017/2018 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 78-42-M/01 Technické lyceum Předmět: TECHNIKA
VíceVážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího
VíceUniverzita Tomáše Bati ve Zlíně
Univerzita Tomáše Bati ve Zlíně Ústav elektrotechniky a měření Struktura logických obvodů Přednáška č. 10 Milan Adámek adamek@ft.utb.cz U5 A711 +420576035251 Struktura logických obvodů 1 Struktura logických
VíceLogické systémy a jejich návrh
Kapitola 2 Logické systémy a jejich návrh 2.1 Logické funkce a jejich návrh Vstupní/výstupní písmeno - každá kombinace hodnot všech vstupních/výstupních proměnných. Na vstup se tedy může přivést jedno
VíceStruktura a architektura počítačů
Struktura a architktura počítačů Logické skvnční obvody (bloky) a budič používané v číslicovém počítači Čské vysoké uční tchnické Fakulta lktrotchnická Vr..3 J. Zděnk / M. Chomát 24 st d in d d d 2 d 3
VíceØ... øadiè. AJ... aritm. jedn. HP... hlavní pam.
Poèítaè vstupní data (údaje),! výstupní data (údaje) zobrazení dat: 1. spojité = analogové 2. nespojité = diskrétní = èíslicové = digitální poèítaè: 1. analogový... spojité (analogové) zobrazení 2. èíslicový...
VíceCO JE STAVOVÝ AUTOMAT
CO JE STAVOVÝ AUTOMAT Co je stavový automat Číslo DUM v digitálním archivu školy VY_32_INOVACE_10_02_01 Materiál seznamuje s tím, co je stavový automat. PRINCIP STAVOVÉHO AUTOMATU Princip stavového automatu
VíceProfilová část maturitní zkoušky 2014/2015
Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2014/2015 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 26-41-M/01 Elektrotechnika Zaměření: technika
Více... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu
Předmět Ústav Úloha č. 10 BDIO - Digitální obvody Ústav mikroelektroniky Komplexní příklad - návrh řídicí logiky pro jednoduchý nápojový automat, kombinační + sekvenční logika (stavové automaty) Student
VíceProfilová část maturitní zkoušky 2013/2014
Střední průmyslová škola, Přerov, Havlíčkova 2 751 52 Přerov Profilová část maturitní zkoušky 2013/2014 TEMATICKÉ OKRUHY A HODNOTÍCÍ KRITÉRIA Studijní obor: 78-42-M/01 Technické lyceum Předmět: TECHNIKA
VíceProgramovatelná logika
Programovatelná logika Přehled historie vývoje technologie programovatelných obvodů. Obvody PLD, GAL,CPLD, FPGA Příklady systémů a vývojových prostředí. Moderní elektrotechnický průmysl neustále stupňuje
VíceEvropský sociální fond Praha & EU: Investujeme do vaší budoucnosti
Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti MI-SOC: 7 ČASOVÁNÍ A SYNCHRONIZACE TECHNICKÉHO VYBAVENÍ doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních
VíceIntegrované obvody. Obvody malé, střední a velké integrace Programovatelné obvody
Integrované obvody Obvody malé, střední a velké integrace Programovatelné obvody Integrovaný obvod zkratka: IO anglický termín: integrated circuit = IC Co to je? elekrotechnická součástka na malé ploše
VíceLogické řízení. Náplň výuky
Logické řízení Logické řízení Náplň výuky Historie Logické funkce Booleova algebra Vyjádření Booleových funkcí Minimalizace logických funkcí Logické řídicí obvody Blokové schéma Historie Číslicová technika
VíceBDIO - Digitální obvody
BIO - igitální obvody Ústav Úloha č. 6 Ústav mikroelektroniky ekvenční logika klopné obvody,, JK, T, posuvný registr tudent Cíle ozdíl mezi kombinačními a sekvenčními logickými obvody. Objasnit principy
VíceArchitektura počítačů Logické obvody
Architektura počítačů Logické obvody http://d3s.mff.cuni.cz/teaching/computer_architecture/ Lubomír Bulej bulej@d3s.mff.cuni.cz CHARLES UNIVERSITY IN PRAGUE faculty of mathematics and physics Digitální
VíceRegistry a čítače část 2
Registry a čítače část 2 Vypracoval SOU Ohradní Vladimír Jelínek Aktualizace září 2012 Úvod Registry a čítače jsou častým stavebním blokem v číslicových systémech. Jsou založeny na funkci synchronních
VíceKomerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD ROM mající pøímo vztah ke knize, které
David Matoušek PRÁCE S MIKROKONTROLÉRY ATMEL AT89LP2052, AT89LP4052 5. díl Praha 2006 Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD ROM
VíceJAN POŠTA DELPHI ZAÈÍNÁME PROGRAMOVAT Praha 2001 Jan Pošta DELPHI ZAÈÍNÁME PROGRAMOVAT Bez pøedchozího písemného svolení nakladatelství nesmí být kterákoli èást kopírována nebo rozmnožována jakoukoli formou
VíceHLEDÁNÍ A ODSTRAÒOVÁNÍ PORUCH Wolfgang Matthes HLEDÁNÍ A ODSTRAÒOVÁNÍ PORUCH Mìøení a testování v poèítaèové a èíslicové technice èeské vydání 2001 Pøíspìvky uveøejnìné v této knize, zejména všechny èlánky
VíceArchitektura počítačů Logické obvody
Architektura počítačů Logické obvody http://d3s.mff.cuni.cz/teaching/computer_architecture/ Lubomír Bulej bulej@d3s.mff.cuni.cz CHARLES UNIVERSITY IN PRAGUE faculty of mathematics and physics 2/36 Digitální
VíceSčítačky Válcový posouvač. Demonstrační cvičení 6
Sčítačky Válcový posouvač INP Demonstrační cvičení 6 Poloviční sčítačka (Half Adder) A B S C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 A B HA S C S: A C: A 0 1 0 0 1 0 B 0 1 B S
VíceOperace ALU. INP 2008 FIT VUT v Brně
Operace ALU INP 2008 FIT VUT v Brně 1 Princip ALU (FX) Požadavky: Logické operace Sčítání (v doplňkovém kódu) Posuvy/rotace Násobení ělení B A not AN OR XOR + Y 1) Implementace logických operací je zřejmá
VíceDigitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.
Digitální obvody Doc. Ing. Lukáš Fujcik, Ph.D. Obvody s třístavovým výstupem dva tranzistory: vodivostní kanál typ N vodivostní kanál typ P X CS 3 stavový sa výstup Y P logika X 3 stavový výstup W N CS
Více