poèáteèní nastavení vyhodnocení efektivní pøeru¹ení ¹íøka datové sbìrnice: 1 slovo

Rozměr: px
Začít zobrazení ze stránky:

Download "poèáteèní nastavení vyhodnocení efektivní pøeru¹ení ¹íøka datové sbìrnice: 1 slovo"

Transkript

1 Øadiè v u¾¹ím slova smyslu: øídicí poèítaèe (viz schéma poèítaèe von Neumannova typu) [control unit] v ¹ir¹ím slova smyslu: øídicí vùbec (napø. øadiè tiskárny, øadiè aritmetické jednotky, øadiè poèítaèe apod.) [controller] sekvenèní obvod výstupy: øídicí signály vstupy: stavové signály øídicí a stavové signály : samostatné vodièe øídicí sbìrnice Øadiè poèítaèe: základní cyklus (instrukèní cyklus) start poèáteèní nastavení? ètení instrukce vyhodnocení efektivní adresy hierarchie øadièù: A B øídicí øadiè [master]??? 666 øízený øadiè [slave] OZ pøeru¹ení operace operace obsluha pøeru¹ení?? UPS c A. Pluháèek UPS c A. Pluháèek Poznámky k vývojovému diagramu: Vývojový diagram je tøeba modikovat tak, aby vyhovoval po¾adovanému chování konkretního procesoru a co jvíce vyhovoval jeho realizaci. V rámci realizace konkrétních operací se provádí také pøíp. ètení operandù a ulo¾ení výsledku; souèastí tìchto akcí mù¾e býtipøíp. vyhodnocení efektivních adres. Operaèní znak bývá dekódován postupnì, napø.: skupina aritmetických a logických operací se dekóduje spoleènì; pøeètou se operandy; dekóduje se a provede se konkrétní operace. Øadiè poèítaèe pøíklad: instrukce = slovo (pojaté obecnì, napø. 32 b) ¹íøka datové sbìrnice: slovo Nìkdy je tøeba pøejít na obsluhu pøeru¹ení døíve ¾ je naznaèeno ve vývojovém diagramu chybíli napø. potøebná virtuální stránka v hlavní pamìti, lze instrukci pøeèíst (nato¾ dekódovat). Test po¾adavku na pøeru¹ení a jeho obsluha bývají nìkdy zaøazeny na zaèátek základního cyklu. PC... programový èítaè, RI... registr instrukcí, DOZ... dekodér operaèního znaku, JØ... jádro øadièe, SP... ukazatel zásobníku, AJ... aritm. j. UPS c A. Pluháèek UPS c A. Pluháèek

2 ètení instrukce ¾ádost o pøidìlení sbìrnic pøidìleno PC! SB.A PC! SB.A SB.D! RI PC+! PC koc! SB.? SB... sbìrnice SB.A... adresová sbìrnice SB.D... datová sbìrnice HP... hlavní pamì» ) vysílat signál þsbìrnice obsazenyÿ Nìkteré aritmetické a logické operace a pøesun: operace typu S <adr >! S + < adr >! S (pøesun) S... støadaè obsa¾en v AJ...+,,, and, or, xor apod. Tyto operace lze provést v taktu. aritm./log./pøesun RI.adr! SB.A RI.adr! SB.A SB.D! X na vstupy AJ se pøivádí mj. OZ start AJ koc UPS c A. Pluháèek UPS c A. Pluháèek podmínìný skok podm. splnìna skok do podprogr. SP,! SP Skoky: splnìna podmínìný skok?? RI.adr! PC koc PC! SB.D zápis do HP zapsáno DataP AdrP obsluha pøeru¹ení SP,! SP zákaz pøeru¹ení AdrP! SB.A AdrP! SB.A SB.D! PC DataP! SB.D zápis do HP zapsáno koc Data Pøeru¹ení (kontext):. PC. Umo¾òují pøesnou identikaci pøíèiny pøeru ¹ení a znovuspu¹tìní pøeru¹eného programu (jeho pokraèování). Adresa, na ní¾ je ulo¾ena Pøeru¹ovací adresa pro pøíslu¹nou pøíèinu pøeru¹ení. UPS c A. Pluháèek UPS c A. Pluháèek

3 Lze provést velmi rozmanité modikace, napø.: I. principiální modikace:. délka instrukce promìnná ( bo více slabik) 2. ¹íøka datové sbìrnice: 8b = B ( slabika) 3. funkci pøidìlovaèe sbìrnic zastává procesor 4. reg. RI rozdìlen na þpodregistryÿ RI, RI 2,... II. èistì formální modikace:. IP [Instruction Pointer] místo PC 2. Místo dílèích operací (tzv. mikrooperací) i místo podmík budou uvádìny pøíslu¹né øídicí a stavové signály, napø.: MR [Memory Read] IP! SB.A INC IP inkrementace IP (IP+! IP) DRI SB.D! RI DRI2 SB.D! RI 2 HLDA sbìrnice volná [HoLD Ackowledgement] READY hotovo (/zapsáno) HOLD uvolnit sbìrnice (¾ádost) IB délka instrukce > B I2B délka instrukce > 2B. UPS c A. Pluháèek ètení instrukce slabika HOLD M2 M HLDA M3 MR DRI slabika 2 READY M4 INC IP IB koc MR DRI2 r r UPS c A. Pluháèek Návrh øadièe (popø. jádra øadièe) vývojový diagram jiná forma grafu pøechodù: Øadiè s øídicími øetìzci (jedna z mo¾ností realizace klasického øadièe) graf pøechodù! sekvenèní obvod tzv. þklasickýÿ (bo obvodový) øadiè UPS c A. Pluháèek UPS c A. Pluháèek

4 mikroprogramovaný øadiè Provedení operace (napø. provedení instrukce, vèetnì pøeètení, dekódování atd. u øadièe poèítaèe) sestává z provedení øady dílèích operací tzv. mikrooperací. Pøíkazy k provedení mikrooperací lze zapsat ve formì pøipomínající instrukce tzv. mikroinstrukce. Ty tvoøí tzv. mikroprogram, který lze ulo¾it do tzv. øídicí pamìti. Lze navrhnout þklasickýÿ øadiè (bo i jednodu¹¹í obvod), který bude zaji¹»ovat postupné provádìní mikroinstrukcí. þpoèítaèÿ takto øízený bude fungovat jako tzv. mikroprogramovaný øadiè. mikroprogram þkoèný cyklusÿ (viz základní cyklus poèítaèe) øadiè poèítaèe (jádro øadièe): program instrukce... mikroprogram( prùchod cyklem) mikroinstrukce soubor v¹ech mikroprogramù daného procesoru: mikroprogramové vybavení [rmware] vertikální mikroprogramování: krátké mikroinstrukce (napø. 6b) obdobné instrukcím! èítaè adres mikroinstrukcí mikroinstrukce... nìkolik taktù horizontální mikroprogramování: dlouhé mikroinstrukce (64 a víc bitù) mikroinstrukce... takt v mikroinstrukci pøímo urèeny øídicí signály omezená volba adresy násl. mikroinstrukce horizontální mikroprogramování OZ adr VP OZ, mikrooperaèní znak hodnoty øídicích signálù adr, adresa následující mikroinstrukce VP, výbìr podmínky UPS c A. Pluháèek UPS c A. Pluháèek struktura mikroprogramovaného øadièe horizontální organizace poslední bit adresy := hodnota vybrané podmínky podmínka = nìkterý stavový signál ) vìtvení: adresa bo podmínka = poslední bit adr ) dochází k vìtvení Proudové zpracování [Pipelining] nìkolik jednotek v kaskádì (srov. výrobní pás): ka¾dá provede èást operace jednotky pracují souèasnì triviální pøípad pøedèítání instrukcí: jedna instrukce se provádí, dal¹í se ète a dekóduje typická organizace: instrukce ètení instrukce dekódování OZ ètení operandù provedení operace 2 3 ulo¾ení výsledku 2 èas,! ideální pøípad: ka¾dý takt dokonèena instrukce konikty: datový: potøebná data dosud ulo¾ena skokový: adresu skoku prozatím lze urèit jjednodu¹¹í øe¹ení: poèkat UPS c A. Pluháèek UPS c A. Pluháèek

5 Poèítaèe typu RISC Jak navrhnout þrychlýÿ procesor? Øe¹ení: Co þjvýkonnìj¹íÿ instrukce.??? Statistika: Pø.: fa DEC: vývoj MicroVAX{32 VAX /78 98% instrukcívtypických úlohách (?) pou¾ívá: 58% instrukcí zaøazených do operaèního kódu 5% mikroprogramového vybavení Pø.: fa Motorola (68) pøesuny : cca 33% cca 33% skoky a srovnávání : cca 35% cca 68% +, and or : cca % cca 79% posuvy : cca 3% cca 82% násobení : cca,6% dìlení : cca,% Závìr: Co s tím? Velmi þvýkonnéÿ instrukce se pou¾ívají pøíli¹ málo! Co þjtriviálnìj¹íÿ, ale co þjrychlej¹íÿ instrukce. Poèítaèe typu RISC [Reduced Instruction Set Computers] (Poèítaèe s redukovaným souborem instrukcí) charakteristické rysy: Pomìrnì malý poèet instrukcí ( 28?), a to þvelmi jednoduchýchÿ Velmi krátká doba provedení instrukce ( instrukce zprav. dokonèena v taktu) þklasickýÿ (tj. obvodovì realizovaný) øadiè Proudové zpracování instrukce slovo Malý poèet formátù instrukcí ( 4) Malý poèet zpùsobù adresace ( 4) Velký poèet registrù ( 32 ) Komunikace s hlavní pamìtí: pouze instrukcemi þpøesunÿ (aritmetické/logické operace: pouze mezi registry) þprotipólÿ poèítaèù typu RISC: Poèítaèe typu CISC [Complex Instruction Set Computers] (Poèítaèe se þrozsáhlýmÿ souborem instrukcí) UPS c A. Pluháèek UPS c A. Pluháèek

Kubatova 19.4.2007 Y36SAP - 13. procesor - control unit obvodový a mikroprogramový řadič RISC. 19.4.2007 Y36SAP-control unit 1

Kubatova 19.4.2007 Y36SAP - 13. procesor - control unit obvodový a mikroprogramový řadič RISC. 19.4.2007 Y36SAP-control unit 1 Y36SAP - 13 procesor - control unit obvodový a mikroprogramový řadič RISC 19.4.2007 Y36SAP-control unit 1 Von Neumannova architektura (UPS1) Instrukce a data jsou uloženy v téže paměti. Paměť je organizována

Více

řadič počítače část(jednotka) počítače/procesoru,

řadič počítače část(jednotka) počítače/procesoru, C. Řadiče úvod základní cyklus počítače(1) provádění některých operací přerušení základní cyklus počítače(2) řízení vlastnířadič mikroprogramovaný řadič horizontální horizontální/ vertikální klasický řadič

Více

Architektury počítačů a procesorů

Architektury počítačů a procesorů Kapitola 3 Architektury počítačů a procesorů 3.1 Von Neumannova (a harvardská) architektura Von Neumann 1. počítač se skládá z funkčních jednotek - paměť, řadič, aritmetická jednotka, vstupní a výstupní

Více

baspelin CPM Popis komunikaèního protokolu CPM KOMPR

baspelin CPM Popis komunikaèního protokolu CPM KOMPR baspelin Popis komunikaèního protokolu KOMPR srpen 2003 baspelin Obsah 1. Pøehled pøíkazù a dotazù 4 2. Popis pøíkazù a dotazù 5 3. Èasování pøenosu 10 4. Pøipojení regulátorù na vedení 11 3 baspelin

Více

) skoky (nepodmínìné a podmínìné) þneproduktivníÿ operace. pomìrnì dlouhá

) skoky (nepodmínìné a podmínìné) þneproduktivníÿ operace. pomìrnì dlouhá Strojový kód instrukce = pøíkaz (zakódovaný jako þèísloÿ) Obsahuje (popø. mù¾e obsahovat) tyto informace: h1 co se má provést (jaká operace) h2 s èím se to má provést (operandy) a kam se má ulo¾it výsledek

Více

:5$ =islv GDW V DOWHUQDFt QHMY\ããtKRELWX

:5$ =islv GDW V DOWHUQDFt QHMY\ããtKRELWX Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Pohled do nitra mikroprocesoru Josef Horálek

Pohled do nitra mikroprocesoru Josef Horálek Pohled do nitra mikroprocesoru Josef Horálek Z čeho vycházíme = Vycházíme z Von Neumannovy architektury = Celý počítač se tak skládá z pěti koncepčních bloků: = Operační paměť = Programový řadič = Aritmeticko-logická

Více

Procesor. Základní prvky procesoru Instrukční sada Metody zvýšení výkonu procesoru

Procesor. Základní prvky procesoru Instrukční sada Metody zvýšení výkonu procesoru Počítačové systémy Procesor Miroslav Flídr Počítačové systémy LS 2006-1/17- Západočeská univerzita v Plzni Víceúrovňová organizace počítače Digital logic level Microarchitecture level Processor Instruction

Více

Procesor. Procesor FPU ALU. Řadič mikrokód

Procesor. Procesor FPU ALU. Řadič mikrokód Procesor Procesor Integrovaný obvod zajišťující funkce CPU Tvoří srdce a mozek celého počítače a do značné míry ovlivňuje výkon celého počítače (čím rychlejší procesor, tím rychlejší počítač) Provádí jednotlivé

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informační systémy 2 Obsah: Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC ROM RAM Paměti typu CACHE IS2-4 1 Dnešní info: Informační systémy 2 03 Informační systémy

Více

Základy informatiky. 2. Přednáška HW. Lenka Carr Motyčková. February 22, 2011 Základy informatiky 2

Základy informatiky. 2. Přednáška HW. Lenka Carr Motyčková. February 22, 2011 Základy informatiky 2 Základy informatiky 2. Přednáška HW Lenka Carr Motyčková February 22, 2011 Základy informatiky 1 February 22, 2011 Základy informatiky 2 February 22, 2011 Základy informatiky 3 February 22, 2011 Základy

Více

Podrobný obsah CHARAKTERISTIKA A POROVNÁNÍ ØADY PIC16F87X A PIC16F87XA TYPY POUZDER A PØIØAZENÍ VÝVODÙ PIC16F87X TYPY POUZDER A PØIØAZENÍ

Podrobný obsah CHARAKTERISTIKA A POROVNÁNÍ ØADY PIC16F87X A PIC16F87XA TYPY POUZDER A PØIØAZENÍ VÝVODÙ PIC16F87X TYPY POUZDER A PØIØAZENÍ Obsah 1 Základní popis...17 2 Uspoøádání pamìti...27 3 PORTY...45 4 Pamì EEPROM a FLASH...58 5 Èasové moduly...65 6 Funkèní moduly CAPTURE/COMPARE/PWM (moduly CCP1/CCP2)...80 7 Modul synchronního sériového

Více

ZÁKLADY PROGRAMOVÁNÍ. Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14

ZÁKLADY PROGRAMOVÁNÍ. Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14 ZÁKLADY PROGRAMOVÁNÍ Mgr. Vladislav BEDNÁŘ 2013 1.3 2/14 Co je vhodné vědět, než si vybereme programovací jazyk a začneme programovat roboty. 1 / 14 0:40 1.3. Vliv hardware počítače na programování Vliv

Více

PROCESOR. Typy procesorů

PROCESOR. Typy procesorů PROCESOR Procesor je ústřední výkonnou jednotkou počítače, která čte z paměti instrukce a na jejich základě vykonává program. Primárním úkolem procesoru je řídit činnost ostatních částí počítače včetně

Více

Architektury CISC a RISC, uplatnění v personálních počítačích

Architektury CISC a RISC, uplatnění v personálních počítačích Architektury CISC a RISC, uplatnění v personálních počítačích 1 Cíl přednášky Vysvětlit, jak pracují architektury CISC a RISC, upozornit na rozdíly. Zdůraznit, jak se typické rysy obou typů architektur

Více

3.7.5 Znaménkové operátory Násobící operátory Rùzné operátory Základní objekty Konstanty Sig

3.7.5 Znaménkové operátory Násobící operátory Rùzné operátory Základní objekty Konstanty Sig OBSAH Úvod 11 Signály v èíslicových systémech 13 2.1 Dvojstavové signály... 14 2.2 Tøístavové signály... 16 2.3 Dynamické parametry èíslicových signálù... 16 Jazyk VHDL 19 3.1 Historie, souèasnost, budoucnost

Více

Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD ROM mající pøímo vztah ke knize, které

Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD ROM mající pøímo vztah ke knize, které David Matoušek PRÁCE S MIKROKONTROLÉRY ATMEL AT89LP2052, AT89LP4052 5. díl Praha 2006 Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD ROM

Více

DOKOPO. Komunikaèní karta se samostatným procesorem a dual-port pamìtí. Technická pøíruèka. verze 2.0. A plikace Mikroprocesorové Techniky

DOKOPO. Komunikaèní karta se samostatným procesorem a dual-port pamìtí. Technická pøíruèka. verze 2.0. A plikace Mikroprocesorové Techniky DOKOPO Komunikaèní karta se samostatným procesorem a dual-port pamìtí Technická pøíruèka verze 2.0 R A plikace Mikroprocesorové Techniky 1994 1. Komunikaèní procesor DOKOPO... 1 1.1. Pøerušovací systém

Více

Petr Skalický Procesory øady 8051 Pøíruèka je urèena pøedevším studentùm a zaèáteèníkùm, kteøí se rozhodli proniknout alespoò na pokraj problematiky monolitických mikropoèítaèù øady 8051 Pomocí této pøíruèky

Více

BI-JPO. (Jednotky počítače) G. Řadiče

BI-JPO. (Jednotky počítače) G. Řadiče BI-JPO (Jednotky počítače) G. Řadiče c doc. Ing. Alois Pluháček, CSc. 2010 Katedra číslicového návrhu Fakulta informačních technologií České vysoké učení technické v Praze Evropský sociální fond Praha&

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informatika 2 Technické prostředky počítačové techniky - 2 Přednáší: doc. Ing. Jan Skrbek, Dr. - KIN Přednášky: středa 14 20 15 55 Spojení: e-mail: jan.skrbek@tul.cz 16 10 17 45 tel.: 48 535 2442 Obsah:

Více

Architektura procesorů PC shrnutí pojmů

Architektura procesorů PC shrnutí pojmů Architektura procesorů PC shrnutí pojmů 1 Co je to superskalární architektura? Minimálně dvě fronty instrukcí. Provádění instrukcí je možné iniciovat současně, instrukce se pak provádějí paralelně. Realizovatelné

Více

Činnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus

Činnost CPU. IMTEE Přednáška č. 2. Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Činnost CPU Několik úrovní abstrakce od obvodů CPU: Hodinový cyklus fáze strojový cyklus instrukční cyklus Hodinový cyklus CPU je synchronní obvod nutné hodiny (f CLK ) Instrukční cyklus IF = doba potřebná

Více

Technické prostředky počítačové techniky

Technické prostředky počítačové techniky Počítač - stroj, který podle předem připravených instrukcí zpracovává data Základní části: centrální procesorová jednotka (schopná řídit se posloupností instrukcí a ovládat další části počítače) zařízení

Více

ASYNCHRONNÍ DYNAMOMETRY ØADY ASD DO 1000 kw

ASYNCHRONNÍ DYNAMOMETRY ØADY ASD DO 1000 kw ELEKTRICKÉ STROJE A POHONY ASYNCHRONNÍ DYNAMOMETRY ØADY ASD DO 1000 kw Asynchronní dynamometry øady ASD jsou urèeny k mìøení mechanického výkonu na høídeli zkou¹eného stroje a k vyvozování regulovaného

Více

baspelin KTR baspelin RPS Popis komunikaèního protokolu

baspelin KTR baspelin RPS Popis komunikaèního protokolu KTR baspelin RPS Popis komunikaèního protokolu leden 1997 Obsah 1 Typy komunikaèního protokolu 3 2 Protokol typu 1 4 2.1 Propojení regulátoru s automatikou MA-2 4 3 Protokol typu 2 5 3.1 Pøipojení regulátorù

Více

Dekódování adres a návrh paměťového systému

Dekódování adres a návrh paměťového systému Dekódování adres a návrh paměťového systému K.D. 2004 Tento text je určen k doplnění přednášek z předmětu POT. Je zaměřen jen na některé body probírané na přednáškách bez snahy o úplné vysvětlení celé

Více

David Matoušek UDÌLEJTE SI Z PC generátor, èítaè, pøevodník, programátor Praha 2001 PODÌKOVÁNÍ Chtìl bych podìkovat panu Liboru Kubicovi z nakladatelství BEN technická literatura za cenné pøipomínky pøi

Více

Knihy obsahují základní vlastnosti a souhrnné pøehledy obvodù TTL V hlavní èásti jsou obvody seøazeny vzestupnì, podle èíselného oznaèení. U kaž

Knihy obsahují základní vlastnosti a souhrnné pøehledy obvodù TTL V hlavní èásti jsou obvody seøazeny vzestupnì, podle èíselného oznaèení. U kaž Petr Jedlièka Pøehled obvodù øady TTL 7400 1. díl 7400 7499 Knihy obsahují základní vlastnosti a souhrnné pøehledy obvodù TTL 7400. V hlavní èásti jsou obvody seøazeny vzestupnì, podle èíselného oznaèení.

Více

Matematika II Lineární diferenciální rovnice

Matematika II Lineární diferenciální rovnice Matematika II Lineární diferenciální rovnice RNDr. Renata Klufová, Ph. D. Jihoèeská univerzita v Èeských Budìjovicích EF Katedra aplikované matematiky a informatiky Lineární diferenciální rovnice Denice

Více

Mikrokontroléry ATMEL AVR programování v jazyce Bascom Vladimír Váòa Praha 2004 Vladimír Váòa Mikrokontroléry ATMEL AVR programování v jazyce Bascom Bez pøedchozího písemného svolení nakladatelství nesmí

Více

Adresace paměti. 11.přednáška

Adresace paměti. 11.přednáška Adresace paměti 11.přednáška Adresace paměti základní pojmy Adresa fyzická - adresa, která je přenesena na adresní sběrnici a fyzicky adresuje hlavní paměť logická - adresa, kterou má k dispozici proces

Více

Jiøí Pinker MIKROPROCESORY A MIKROPOÈÍTAÈE Praha 2004 Je mojí milou povinností podìkovat panu Ing. Františku Kostkovi, CSc., za peèlivé pøeètení rukopisu a za cenné pøipomínky. Obsahu i formì knihy to

Více

Principy počítačů I - Procesory

Principy počítačů I - Procesory Principy počítačů I - Procesory snímek 1 VJJ Principy počítačů Část V Procesory 1 snímek 2 Struktura procesoru musí umožnit změnu stavu stroje v libovolném kroku uvolnění nebo znemožnění pohybu dat po

Více

Vstupně - výstupní moduly

Vstupně - výstupní moduly Vstupně - výstupní moduly Přídavná zařízení sloužící ke vstupu a výstupu dat bo k uchovávání a archivaci dat Nejsou připojována ke sběrnici přímo, ale prostřednictvím vstupně-výstupních modulů ( ů ). Hlavní

Více

VLASTNOSTI PARAMETRY SVÍTIDLA VÝHODY NA PØÁNÍ

VLASTNOSTI PARAMETRY SVÍTIDLA VÝHODY NA PØÁNÍ PARAMETRY SVÍTIDLA Krytí optické èásti: Krytí elektrické èásti: Odolnost proti nárazu (sklo): Napájecí napìtí: El. tøída izolace: Hmotnost: TECEO 1 TECEO 2 Instalaèní výška: TECEO 1 TECEO 2 VÝHODY NA PØÁNÍ

Více

Pohled do nitra mikroprocesoru

Pohled do nitra mikroprocesoru Pohled do nitra mikroprocesoru Obsah 1. Pohled do nitra mikroprocesoru 2. Architektury mikroprocesorů 3. Organizace cvičného mikroprocesoru 4. Registry v mikroprocesoru 5. Aritmeticko-logická jednotka

Více

Assembler RISC RISC MIPS. T.Mainzer, kiv.zcu.cz

Assembler RISC RISC MIPS. T.Mainzer, kiv.zcu.cz Assembler RISC T.Mainzer, kiv.zcu.cz RISC RISC, neboli Reduced Instruction Set Computer - koncepce procesorů s redukovaným souborem instrukcí (vs. CISC, neboli Complex Instruction Set Computer, "bohatý"

Více

Strojový kód. Instrukce počítače

Strojový kód. Instrukce počítače Strojový kód Strojový kód (Machine code) je program vyjádřený v počítači jako posloupnost instrukcí procesoru (posloupnost bajtů, resp. bitů). Z hlediska uživatele je strojový kód nesrozumitelný, z hlediska

Více

PROGRAMOVÁNÍ MIKROKONTROLÉRÙ PIC16CXX Jiøí Hrbáèek Praha 1998, BEN Jiøí Hrbáèek PROGRAMOVÁNÍ MIKROKONTROLÉRÙ PIC16CXX lektor: RNDr Jiøí Poš Bez pøedchozího písemného svolení nakladatelství nesmí být kterákoli

Více

PB002 Základy informačních technologií

PB002 Základy informačních technologií Počítačové systémy 21. září 2015 Základní informace 1 Přednášky nejsou povinné 2 Poku účast klesne pod pět studentů, přednáška se nekoná 3 Slidy z přednášky budou vystaveny 4 Zkouška bude pouze písemná

Více

Principy komunikace s adaptéry periferních zařízení (PZ)

Principy komunikace s adaptéry periferních zařízení (PZ) Principy komunikace s adaptéry periferních zařízení (PZ) Několik možností kategorizace principů komunikace s externími adaptéry, např.: 1. Podle způsobu adresace registrů, které jsou součástí adaptérů.

Více

3/ %,1'(& 83'1 &( &3 )XQNFH. + ; ; ; ; / ; ; + ; EH]H]PuQ\

3/ %,1'(& 83'1 &( &3 )XQNFH. + ; ; ; ; / ; ; + ; EH]H]PuQ\ Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Architektura počítačů Implementace procesoru

Architektura počítačů Implementace procesoru Architektura počítačů Implementace procesoru http://d3s.mff.cuni.cz/teaching/computer_architecture/ Lubomír Bulej bulej@d3s.mff.cuni.cz CHARLES UNIVERSITY IN PRAGUE faculty of mathematcs and physics Ukázková

Více

Ø... øadiè. AJ... aritm. jedn. HP... hlavní pam.

Ø... øadiè. AJ... aritm. jedn. HP... hlavní pam. Poèítaè vstupní data (údaje),! výstupní data (údaje) zobrazení dat: 1. spojité = analogové 2. nespojité = diskrétní = èíslicové = digitální poèítaè: 1. analogový... spojité (analogové) zobrazení 2. èíslicový...

Více

Omlouváme se všem ètenáøùm a autorùm knihy!

Omlouváme se všem ètenáøùm a autorùm knihy! Vážení ètenáøi, v textu publikace Projektový management podle IPMA (ISBN 978-80-247-2848-3) jsme po jejím vytištìní zjistili, že na stranì 80 je chyba v tabulce 1.04.6, na stranì 168 je chyba v obrázku

Více

CHARAKTERISTIKA MODERNÍCH PENTIÍ. Flynnova klasifikace paralelních systémů

CHARAKTERISTIKA MODERNÍCH PENTIÍ. Flynnova klasifikace paralelních systémů Úvod: CHARAKTERISTIKA MODERNÍCH PENTIÍ Flynnova klasifikace paralelních systémů Paralelní systémy lze třídit z hlediska počtu toků instrukcí a počtu toků dat: SI systém s jedním tokem instrukcí (Single

Více

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC

Sběrnicová struktura PC Procesory PC funkce, vlastnosti Interní počítačové paměti PC Informatika 2 Technické prostředky počítačové techniky - 2 Přednáší: doc. Ing. Jan Skrbek, Dr. - KIN Přednášky: středa 14 20 15 55 Spojení: e-mail: jan.skrbek@tul.cz 16 10 17 45 tel.: 48 535 2442 Obsah:

Více

David Matoušek PRÁCE S INTELIGENTNÍMI LCD DISPLEJI Praha 2005 Komerèní využití stavebních návodù je povoleno jen s písemným souhlasem autora a nakladatelství. Soubory na CD-ROM mající pøímo vztah ke knize,

Více

MSP 430F1611. Jiří Kašpar. Charakteristika

MSP 430F1611. Jiří Kašpar. Charakteristika MSP 430F1611 Charakteristika Mikroprocesor MSP430F1611 je 16 bitový, RISC struktura s von-neumannovou architekturou. Na mikroprocesor má neuvěřitelně velkou RAM paměť 10KB, 48KB + 256B FLASH paměť. Takže

Více

/2*,.$ 5(6(7 Ë=(1Ë +$/7 *(1(5È725. +2',129é & 6./ $/8. ' /,ý. ýë7$ý 5(*,675 5(*,675. 326891é. 6e5,29é 5(*,675 * $.808/È725 5:0. %8',ý(/ 45(*,675 5(*

/2*,.$ 5(6(7 Ë=(1Ë +$/7 *(1(5È725. +2',129é & 6./ $/8. ' /,ý. ýë7$ý 5(*,675 5(*,675. 326891é. 6e5,29é 5(*,675 * $.808/È725 5:0. %8',ý(/ 45(*,675 5(* Vážení zákazníci dovolujeme si Vás upozornit že na tuto ukázku knihy se vztahují autorská práva tzv. copyright. To znamená že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího (aby

Více

Řízení IO přenosů DMA řadičem

Řízení IO přenosů DMA řadičem Řízení IO přenosů DMA řadičem Doplňující text pro POT K. D. 2001 DMA řadič Při přímém řízení IO operací procesorem i při použití přerušovacího systému je rychlost přenosu dat mezi IO řadičem a pamětí limitována

Více

Procesory, mikroprocesory, procesory na FPGA. 30.1.2013 O. Novák, CIE 11 1

Procesory, mikroprocesory, procesory na FPGA. 30.1.2013 O. Novák, CIE 11 1 Procesory, mikroprocesory, procesory na FPGA 30.1.2013 O. Novák, CIE 11 1 Od sekvenčních automatů k mikroprocesorům 30.1.2013 O. Novák, CIE 11 2 30.1.2013 O. Novák, CIE 11 3 Architektura počítačů Von Neumannovská,

Více

Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Architektura počítačů

Architektura počítačů Architektura počítačů Procesor V přednášce byly použity (se souhlasem vydavatelství) obrázky z knihy Paterson, D., Henessy, V.: Computer Organization and Design, The HW/SW Interface. Elsevier, ISBN: 978-0-12-370606-5

Více

Dr. Ing. Miroslav Bene¹ PØEKLADAÈE

Dr. Ing. Miroslav Bene¹ PØEKLADAÈE Dr. Ing. Miroslav Bene¹ PØEKLADAÈE Obsah 1 Základní pojmy 1 1.1 Úvod........................................... 1 1.1.1 Vývoj technik strojového pøekladu...................... 1 1.1.2 Pøístupy ke strojovému

Více

V 70. letech výzkumy četnosti výskytu instrukcí ukázaly, že programátoři a

V 70. letech výzkumy četnosti výskytu instrukcí ukázaly, že programátoři a 1 Počítače CISC a RISC V dnešní době se ustálilo dělení počítačů do dvou základních kategorií podle typu použitého procesoru: CISC - počítač se složitým souborem instrukcí (Complex Instruction Set Computer)

Více

Mikroprocesor Intel 8051

Mikroprocesor Intel 8051 Mikroprocesor Intel 8051 Představení mikroprocesoru 8051 Mikroprocesor as jádrem 8051 patří do rodiny MSC51 a byl prvně vyvinut firmou Intel v roce 1980, což znamená, že zanedlouho oslaví své třicáté narozeniny.

Více

Architektura Intel Atom

Architektura Intel Atom Architektura Intel Atom Štěpán Sojka 5. prosince 2008 1 Úvod Hlavní rysem Atomu je podpora platformy x86, která umožňuje spouštět a běžně používat řadu let vyvíjené aplikace, na které jsou uživatelé zvyklí

Více

Obvody a architektura počítačů. Jednoprocesorové počítače

Obvody a architektura počítačů. Jednoprocesorové počítače Obvody a architektura počítačů Jednoprocesorové počítače Josef Voltr, 2013 Modulární sestava počítače s jedním procesorem Postup činnosti počítače 1. procesor vyšle adresu pamětové buňky 2. paměť vyšle

Více

RISC a CISC architektura

RISC a CISC architektura RISC a CISC architektura = dva rozdílné přístupy ke konstrukci CPU CISC (Complex Instruction Set Computer) vývojově starší přístup: pomoci konstrukci překladače z VPP co nejpodobnějšími instrukcemi s příkazy

Více

1.2 Realizace èekání pomocí jednoduché programové smyèky Pøíklad 3: Chceme-li, aby dítì blikalo baterkou v co nejpøesnìjším intervalu, øekneme mu: Roz

1.2 Realizace èekání pomocí jednoduché programové smyèky Pøíklad 3: Chceme-li, aby dítì blikalo baterkou v co nejpøesnìjším intervalu, øekneme mu: Roz Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

PROCESORY. Typy procesorů

PROCESORY. Typy procesorů PROCESORY Procesor (CPU Central Processing Unit) je ústřední výkonnou jednotkou počítače, která čte z paměti instrukce a na jejich základě vykonává program. Primárním úkolem procesoru je řídit činnost

Více

Architektura počítače

Architektura počítače Architektura počítače Výpočetní systém HIERARCHICKÁ STRUKTURA Úroveň aplikačních programů Úroveň obecných funkčních programů Úroveň vyšších programovacích jazyků a prostředí Úroveň základních programovacích

Více

Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Exponenciální rozdìlení

Exponenciální rozdìlení Exponenciální rozdìlení Ing. Michael Rost, Ph. D. Jihoèeská univerzita v Èeských Budìjovicích Katedra aplikované matematiky a informatiky Exponenciální rozdìlení Exp(A, λ) "Rozdìlení bez pamìti" Exponenciální

Více

Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Tento uèební text je urèen studentùm oboru Informatika a výpoèetní technika pro úvodní kurs Základy pøekladaèù a roz¹iøující kurs Výstavba pøekladaèù.

Tento uèební text je urèen studentùm oboru Informatika a výpoèetní technika pro úvodní kurs Základy pøekladaèù a roz¹iøující kurs Výstavba pøekladaèù. UÈEBNÍ TEXTY VYSOKÝCH KOL Vysoké uèení technické v Brnì Fakulta elektrotechnická Doc. RNDr. Milan Èe¹ka, CSc. Doc. Ing. Tomá¹ Hru¹ka, CSc. Ing. Miroslav Bene¹ PØEKLADAÈE Tento uèební text je urèen studentùm

Více

Sběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry.

Sběrnicová architektura POT POT. Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Systémov mová sběrnice 1 Sběrnicová architektura Jednotlivé subsystémy počítače jsou propojeny sběrnicí, po které se přenáší data oběma směry. Single master jeden procesor na sběrnici, Multi master více

Více

Architektura počítačů

Architektura počítačů Architektura počítačů Historie První počítače v dnešním slova smyslu se začaly objevovat v průběhu 2. světové války a těsně po ní. Největší vliv na utváření představ, jak by počítače měly být konstruovány,

Více

Hardware počítačů. Architektura počítačů Paměti počítačů Aritmetika - ALU Řadič

Hardware počítačů. Architektura počítačů Paměti počítačů Aritmetika - ALU Řadič Hardware počítačů Architektura počítačů Paměti počítačů Aritmetika - ALU Řadič 5. Paměťový systém počítače Paměť je důležitou součástí počítače, procesor si s ní neustále vyměňuje data. vnitřní paměť =

Více

OPTIMALIZACE FUNKCE GENETICKÝM ALGORITMEM

OPTIMALIZACE FUNKCE GENETICKÝM ALGORITMEM KIV/PC ZS 2018/2019 VARIANTA 1 (JSi) ZADÁNÍ SEMESTRÁLNÍ PRÁCE OPTIMALIZACE FUNKCE GENETICKÝM ALGORITMEM Zadání Naprogramujte v ANSI C pøenositelnou 1 konzolovou aplikaci, která bude hledat extrém funkce

Více

Home Media Server. Instalace aplikace Home Media Server do poèítaèe. Správa mediálních souborù. Home Media Server

Home Media Server. Instalace aplikace Home Media Server do poèítaèe. Správa mediálních souborù. Home Media Server 2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People a Nseries jsou ochranné známky nebo registrované ochranné známky spoleènosti Nokia Corporation. Ostatní zmiòované výrobky a názvy spoleèností

Více

Urèování polohy Nokia N76-1

Urèování polohy Nokia N76-1 Nokia N76-1 2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People, Nseries a N76 jsou ochranné známky nebo registrované ochranné známky spoleènosti Nokia Corporation. Ostatní zmiòované výrobky

Více

4x kombinovaný analogový vstup s vysokou pøesností (0..10V, 0..200R, -150..+260 0 C)

4x kombinovaný analogový vstup s vysokou pøesností (0..10V, 0..200R, -150..+260 0 C) EN 4x kombinovaný analogový vstup s vysokou pøesností (0..10V 0..200R -150..+260 0 C) Mìøení napìtí 0..10 V s pøesností ±0.2% a rozlišením až 0.001 V Mìøení odporu 0..200 ohm s pøesností ±0.2% a rozlišením

Více

Princip funkce počítače

Princip funkce počítače Princip funkce počítače Princip funkce počítače prvotní úlohou počítačů bylo zrychlit provádění matematických výpočtů první počítače kopírovaly obvyklý postup manuálního provádění výpočtů pokyny pro zpracování

Více

Architektura Pentia úvod

Architektura Pentia úvod Architektura Pentia úvod 1 Co je to superskalární architektura? Minimálně dvě fronty instrukcí. Provádění instrukcí je možné iniciovat současně, instrukce se pak provádějí paralelně. Realizovatelné jak

Více

Automatizaèní systém TROVIS 5400 Regul tor d lkového vyt pìní TROVIS 5479

Automatizaèní systém TROVIS 5400 Regul tor d lkového vyt pìní TROVIS 5479 Automatizaèní systém TROVIS 5400 Regul tor d lkového vyt pìní TROVIS 5479 Pou ití Optimalizující, ekvitermnì øízená regulace teploty pøívodu vytápìní a regulace teploty teplé vody a ve tøech regulaèních

Více

Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Operační systém z hlediska procesu Mgr. Josef Horálek

Operační systém z hlediska procesu Mgr. Josef Horálek Operační systém z hlediska procesu Mgr. Josef Horálek = Stav probíhající (running) = procesu je přidělen procesor a právě se provádí příslušné programy; = Stav čekající (waiting) = proces čeká na určitou

Více

DICHIARAZIONE DI CONFORMITA

DICHIARAZIONE DI CONFORMITA Pocket Radio AE1506 1 AERIAL DIAL LENS TUNING BAND (FM/MW or LW) 2 VOLUME/ POWER OFF p BATTERY COMPARTMENT 2x R6/UM3/AA NOTES ÈESKA REPUBLIKÁ ZÁRUKA Pokud byste z jakéhokoli dùvodu pøístroj demontovali,

Více

Středoškolská technika Návrh procesorového jádra

Středoškolská technika Návrh procesorového jádra Středoškolská technika 2017 Setkání a prezentace prací středoškolských studentů na ČVUT Návrh procesorového jádra Lukáš Pácl Střední průmyslová škola, Česká Lípa Havlíčkova 426, Česká Lípa 1/1 Licenční

Více

PRAVIDLA PRO VYBAVENÍ ZÁVODIŠTĚ

PRAVIDLA PRO VYBAVENÍ ZÁVODIŠTĚ PRAVIDLA PRO VYBAVENÍ ZÁVODIŠTĚ FR 1 FR 1.1 FR 1.2 FR 1.3 PLAVECKÁ ZAŘÍZENÍ Normy FINA pro olympijské bazény Všechna mistrovství světa (kromě mistrovství světa v kategorii Masters) a olympijské hry se

Více

Programátorský model x86

Programátorský model x86 Úvod Programátorský model x86 - programátorským modelem se rozumí soubor vlastností a fyzických souèástí procesoru, které ovlivòují jeho programování v nízkoúrovòových jazycích - zejména popisuje uspoøádání

Více

BI-JPO (Jednotky počítače) Cvičení

BI-JPO (Jednotky počítače) Cvičení BI-JPO (Jednotky počítače) Cvičení Ing. Pavel Kubalík, Ph.D., 2010 Katedra číslicového návrhu Fakulta informačních technologií České vysoké učení technické v Praze Evropský sociální fond Praha & EU: Investujeme

Více

Nokia Lifeblog 2.5. Nokia N76-1

Nokia Lifeblog 2.5. Nokia N76-1 Nokia Lifeblog 2.5 Nokia N76-1 2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People, Nseries a N76 jsou ochranné známky nebo registrované ochranné známky spoleènosti Nokia Corporation. Ostatní

Více

Struktura a architektura počítačů (BI-SAP) 7

Struktura a architektura počítačů (BI-SAP) 7 Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti Struktura a architektura počítačů (BI-SAP) 7 doc. Ing. Hana Kubátová, CSc. Katedra číslicového návrhu Fakulta informačních technologii

Více

Hlavní obrazovka displeje je rozdìlena do pìti základních monitorovacích oken a tlaèítka slou ícího ke vstupu do nastavení zaøízení.

Hlavní obrazovka displeje je rozdìlena do pìti základních monitorovacích oken a tlaèítka slou ícího ke vstupu do nastavení zaøízení. OBSLUHA REGULACE 1. HLAVNÍ OBRAZOVKA Hlavní obrazovka displeje je rozdìlena do pìti základních monitorovacích oken a tlaèítka slou ícího ke vstupu do nastavení zaøízení. Aktuální èas a datum Venkovní teplota

Více

Mikromarz. CharGraph. Programovatelný výpočtový měřič fyzikálních veličin. Panel Version. Stručná charakteristika:

Mikromarz. CharGraph. Programovatelný výpočtový měřič fyzikálních veličin. Panel Version. Stručná charakteristika: Programovatelný výpočtový měřič fyzikálních veličin Stručná charakteristika: je určen pro měření libovolné fyzikální veličiny, která je reprezentována napětím nebo ji lze na napětí převést. Zpětný převod

Více

5.5 NULOVÁNÍ POÈÍTAÈE Po nábìhu napájení nebo po nìkterých abnormálních stavech poèítaèe je nutné nastavit do definovaného stavu jeho øídicí registry

5.5 NULOVÁNÍ POÈÍTAÈE Po nábìhu napájení nebo po nìkterých abnormálních stavech poèítaèe je nutné nastavit do definovaného stavu jeho øídicí registry Vážení zákazníci, dovolujeme si Vás upozornit, že na tuto ukázku knihy se vztahují autorská práva, tzv. copyright. To znamená, že ukázka má sloužit výhradnì pro osobní potøebu potenciálního kupujícího

Více

Úvod do architektur personálních počítačů

Úvod do architektur personálních počítačů Úvod do architektur personálních počítačů 1 Cíl přednášky Popsat principy proudového zpracování informace. Popsat principy zřetězeného zpracování instrukcí. Zabývat se způsoby uplatnění tohoto principu

Více

Základní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic.

Základní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic. Základní principy konstrukce systémové sběrnice - shrnutí Shrnout základní principy konstrukce a fungování systémových sběrnic. 1 Co je to systémová sběrnice? Systémová sběrnice je prostředek sloužící

Více

Další aspekty architektur CISC a RISC Aktuálnost obsahu registru

Další aspekty architektur CISC a RISC Aktuálnost obsahu registru Cíl přednášky: Vysvětlit principy práce s registry v architekturách RISC a CISC, upozornit na rozdíly. Vysvětlit možnosti využívání sad registrů. Zabývat se principy využívanými v procesorech Intel. Zabývat

Více

2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People a Nseries jsou ochranné známky nebo registrované ochranné známky spoleènosti

2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People a Nseries jsou ochranné známky nebo registrované ochranné známky spoleènosti 2007 Nokia. V¹echna práva vyhrazena. Nokia, Nokia Connecting People a Nseries jsou ochranné známky nebo registrované ochranné známky spoleènosti Nokia Corporation. Ostatní zmiòované výrobky a názvy spoleèností

Více

Øízení a vizualizace technologických procesù Jaroslav Vlach Kniha se zabývá základy techniky øízení technologických procesù, probírá základní pojmy z obvodové techniky systémù pro øízení strojù a technologických

Více

Struktura a architektura počítačů

Struktura a architektura počítačů Struktura a architektura počítačů Alfanumerické kódy Řadič procesoru CISC, RISC Pipelining České vysoké učení technické Fakulta elektrotechnická Ver 1.20 J. Zděnek 2014 Alfanumerické kódy Kódování zobrazitelných

Více

Strojový kód k d a asembler procesoru MIPS SPIM. MIPS - prostředí NMS NMS. 32 ks 32bitových registrů ( adresa registru = 5 bitů).

Strojový kód k d a asembler procesoru MIPS SPIM. MIPS - prostředí NMS NMS. 32 ks 32bitových registrů ( adresa registru = 5 bitů). Strojový kód k d a asembler procesoru MIPS Použit ití simulátoru SPIM K.D. - cvičení ÚPA 1 MIPS - prostředí 32 ks 32bitových registrů ( adresa registru = 5 bitů). Registr $0 je zero čte se jako 0x0, zápis

Více

Maticové LCD moduly. Ing. Richard Lažanský

Maticové LCD moduly. Ing. Richard Lažanský Maticové LCD moduly Ing. Richard Lažanský 1 Úvod LCD maticové displeje jsou všude okolo nás. Setkáváme se s nimi při koupi jízdenky na autobus nebo vlak z automatu, či když parkujeme na placeném parkovišti.

Více

Centrální mazání øetìzù

Centrální mazání øetìzù Centrální mazání øetìzù Centrální mazání øetìzù zvyšuje produktivitu výrobních linek Tøecí body øetìzu: C Mezi vnìjší a vnitøní sponou. D Mezi sponou a váleèkem. E Mezi zubem øetìzového kola, váleèkem

Více

Paměti a jejich organizace

Paměti a jejich organizace Kapitola 5 Paměti a jejich organizace 5.1 Vnitřní a vnější paměti, vlastnosti jednotlivých typů Vnější paměti Jsou umístěny mimo základní jednotku. Lze je zařadit mezi periferní zařízení. Zápis a čtení

Více