Podobné dokumenty

SEKVENČNÍ LOGICKÉ OBVODY

5. Sekvenční logické obvody

Registry a čítače část 2

3. Sekvenční logické obvody

ASYNCHRONNÍ ČÍTAČE Použité zdroje:

Sekvenční logické obvody

Struktura a architektura počítačů (BI-SAP) 3

Sylabus kurzu Elektronika

Sekvenční logické obvody

Typy a použití klopných obvodů

... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu

2.9 Čítače Úkol měření:

Architektura počítačů Logické obvody

Architektura počítačů Logické obvody

Cíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student

Projekt Pospolu. Sekvenční logické obvody Klopné obvody. Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych.

BISTABILNÍ KLOPNÉ OBVODY, ČÍTAČE

VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola a Střední odborné učiliště, Dubno

Logické funkce a obvody, zobrazení výstupů

Kombinační automaty (logické obvody)

Obsah DÍL 1. Předmluva 11

KOMBINAČNÍ LOGICKÉ OBVODY

VY_32_INOVACE_CTE_2.MA_18_Čítače asynchronní, synchronní. Střední odborná škola a Střední odborné učiliště, Dubno Ing.

Struktura a architektura počítačů (BI-SAP) 4

Cíle. Teoretický úvod

Návrh asynchronního automatu

PODPORA ELEKTRONICKÝCH FOREM VÝUKY

BDIO - Digitální obvody

Návrh čítače jako automatu

Y36SAP 2007 Y36SAP-4. Logické obvody kombinační a sekvenční používané v číslicovém počítači Sčítačka, půlsčítačka, registr, čítač

Způsoby realizace této funkce:

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ

Klopný obvod typu D, dělička dvěma, Johnsonův kruhový čítač

Číslicové obvody základní pojmy

Pohled do nitra mikroprocesoru Josef Horálek

Technická kybernetika. Obsah. Klopné obvody: Použití klopných obvodů. Sekvenční funkční diagramy. Programovatelné logické automaty.

4. Elektronické logické členy. Elektronické obvody pro logické členy

Inovace a zkvalitnění výuky směřující k rozvoji odborných kompetencí žáků středních škol CZ.1.07/1.5.00/

Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011

Číselné vyjádření hodnoty. Kolik váží hrouda zlata?

Úloha 9. Stavové automaty: grafická a textová forma stavového diagramu, příklad: detektory posloupností bitů.

Návrh ovládání zdroje ATX

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Programovatelné relé Easy (Moeller), Logo (Siemens)

LOGICKÉ ŘÍZENÍ. Matematický základ logického řízení

Logické obvody. Přednáška 6. Prof. RNDr. Peter Mikulecký, PhD.

1 z :27

Úvod do informačních technologií

VY_32_INOVACE_CTE_2.MA_19_Registry posuvné a kruhové. Střední odborná škola a Střední odborné učiliště, Dubno Ing. Miroslav Krýdl

CO JE STAVOVÝ AUTOMAT

Projekt realizovaný na SPŠ Nové Město nad Metují. s finanční podporou v Operačním programu Vzdělávání pro konkurenceschopnost Královéhradeckého kraje

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Úvod do informačních technologií

Zvyšování kvality výuky technických oborů

LOGICKÉ OBVODY X36LOB

5. A/Č převodník s postupnou aproximací

Zvyšování kvality výuky technických oborů

Zkouškové otázky z A7B31ELI

Programovatelné relé Easy (Moeller), Logo (Siemens)

Číslicová technika 2. část učební texty (HS - určeno pro potřebu SPŠ Zlín) Str.: - 1 -

2.7 Binární sčítačka Úkol měření:

TECHNICKÝ POPIS MODULU GRAFIK =============================

Návrh synchronního čítače

LOGICKÉ SYSTÉMY PRO ŘÍZENÍ

Témata profilové maturitní zkoušky

Seznam témat z předmětu ELEKTRONIKA. povinná zkouška pro obor: L/01 Mechanik elektrotechnik. školní rok 2018/2019

LOGICKÉ ŘÍZENÍ. Matematický základ logického řízení. N Měřicí a řídicí technika 2012/2013. Logické proměnné

Příklady popisu základních obvodů ve VHDL

Operace ALU. INP 2008 FIT VUT v Brně

Title: IX 6 11:27 (1 of 6)

2-LC: ČÍSLICOVÉ OBVODY

Základní principy konstrukce systémové sběrnice - shrnutí. Shrnout základní principy konstrukce a fungování systémových sběrnic.

Analogově-číslicové převodníky ( A/D )

1. Programování PLC. Programovatelné automaty II - 1 -

Úplný systém m logických spojek. 3.přednáška

Logické obvody 10. Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita Logické obvody - 10 hazardy 1

Témata profilové maturitní zkoušky

mové techniky budov Osnova Základy logického Druhy signálů

3/ %,1'(& 83'1 &( &3 )XQNFH. + ; ; ; ; / ; ; + ; EH]H]PuQ\

Bakalářská práce Realizace jednoduchého uzlu RS485 s protokolem MODBUS

L A B O R A T O R N Í C V I Č E N Í

Koncept pokročilého návrhu ve VHDL. INP - cvičení 2

enos dat rnici inicializaci adresování adresu enosu zprávy start bit átek zprávy paritními bity Ukon ení zprávy stop bitu ijíma potvrzuje p

k DUM 20. pdf ze šablony 1_šablona_automatizační_technika_I 01 tematický okruh sady: logické obvody

2.8 Kodéry a Rekodéry

Otázka 10 - Y36SAP. Zadání. Logické obvody. Slovníček pojmů. Základní logické členy (hradla)

Struktura a architektura počítačů (BI-SAP) 10

Název projektu: EU peníze školám. Základní škola, Hradec Králové, M. Horákové 258

Principy počítačů I - Procesory

Konečný automat. Studium chování dynam. Systémů s diskrétním parametrem číslic. Počítae, nervové sys, jazyky...

Střední průmyslová škola, Ústí nad Labem, Resslova 5, příspěvková organizace

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

DIGITÁLN LNÍ OBVODY A MIKROPROCESORY 1. ZÁKLADNÍ POJMY DIGITÁLNÍ TECHNIKY

Hardwarová realizace konečných automatů

Praktické úlohy- 2.oblast zaměření

PROGRAMOVATELNÉ LOGICKÉ OBVODY

11. Logické analyzátory. 12. Metodika měření s logickým analyzátorem

Transkript:

1 z 16 11.5.2009 11:33 Test: "CIT_04_SLO_30z50" Otázka č. 1 U Mooreova automatu závisí okamžitý výstup Odpověď A: na okamžitém stavu pamětí Odpověď B: na minulém stavu pamětí Odpověď C: na okamžitém stavu pamětí a okamžitém stavu vstupu Odpověď D: pouze na okamžitém stavu vstupu Otázka č. 2 U Mooreova automatu závisí okamžitý stav paměti Odpověď A: na minulém stavu vstupu Odpověď B: na minulém stavu vstupu a minulém stavu paměti Odpověď C: na okamžitém stavu vstupu a minulém stavu paměti Odpověď D: na okamžitém stavu vstupu a okamžitém stavu paměti Otázka č. 3 pro RS klopný obvod platí, že při stavu, kdy jsou na obou vstupech log. "0 " Odpověď A: změní se stav výstupu na opačný Odpověď B: bude na výstupu 0 Odpověď C: si obvod pamatuje Odpověď D: bude na výstupu 1

2 z 16 11.5.2009 11:33 Otázka č. 4 Vnitřní zapojení RS KO obsahuje logické členy Odpověď A: AND Odpověď B: OR Odpověď C: NAND Odpověď D: NOR Otázka č. 5 U hrany v grafu přechodu RS klopného obvodu bude Odpověď A: nonr*nons Odpověď B: R*S Odpověď C: nonr*s Odpověď D: R*nonS Otázka č. 6 Tabulka přechodu (tabulka budících funkcí) vyjadřuje závislost Odpověď A: výstupů z klopného obvodu na vstupech Odpověď B: vstupů na okamžitých výstepech Odpověď C: výstupů na změně paměťového stavu Odpověď D: vstupů na změně paměťového stavu Otázka č. 7 Následující tabulka platí pro

3 z 16 11.5.2009 11:33 Odpověď A: JK klopný obvod Odpověď B: T klopný obvod Odpověď C: D klopný obvod Odpověď D: RS klopný obvod Otázka č. 8 Následující tabulka platí pro Odpověď A: JK klopný obvod Odpověď B: D klopný obvod Odpověď C: RS klopný obvod Odpověď D: T klopný obvod Otázka č. 9 U grafu přechodu JK klopného obvodu chybí Odpověď A: nonj*nonk Odpověď B: nonj*k Odpověď C: J*K Odpověď D: J*nonK Otázka č. 10 Z tabulky přechodů a výstupů je patrno, že obvod obsahuje Odpověď A: 3 klopné obvody Odpověď B: 2 klopné obvody Odpověď C: 4 klopné obvody Odpověď D: 1 klopný obvod Otázka č. 11 Z grafu přechodu je patrno, že změnu paměťového stavu Z2 do Z1 způsobí pokud na vstupy přivedu

4 z 16 11.5.2009 11:33 Odpověď A: X1 = "0" a X0 = "0" Odpověď B: X1 = "1" a X0 = "1" Odpověď C: X1 = "1" a X0 = "0" Odpověď D: X1 = "0" a X0 = "1" Otázka č. 12 Do jakého paměťového stavu se dostane SLO ze stavu Z2 pokud je na vstupu x0 = "1" a zaktivujeme hodinový vstup Odpověď A: Z0 Odpověď B: Z1 Odpověď C: Z2 Odpověď D: Z3 Otázka č. 13 Čítače jsou sekvenční logické obvody, které Odpověď A: cyklicky prochází stanovenou posloupnost paměťových stavů podle vstupních impulsů Odpověď B: cyklicky prochází stanovenou posloupnost vstupních stavů podle změny paměťového stavu Odpověď C: samostatně prochází stanovenou posloupnost paměťových stavů Odpověď D: použijeme pro realizaci sčítačky Otázka č. 14

5 z 16 11.5.2009 11:33 Na obrázku je graf přechodu pro Odpověď A: čítač vratný Z5 Odpověď B: čítač vzad M6 Odpověď C: čítač vratný M6 Odpověď D: čítač vpřed M6 Otázka č. 15 Na obrázku je Odpověď A: posuvný registr Odpověď B: paralelní registr Odpověď C: paralelní čítač Odpověď D: synchronní čítač Otázka č. 16 Na obrázku je

6 z 16 11.5.2009 11:33 Odpověď A: paralelní registr Odpověď B: posuvný registr Odpověď C: synchronní čítač Odpověď D: asynchronní čítač Otázka č. 17 Na obrázku je Odpověď A: posuvný registr Odpověď B: paralení registr Odpověď C: čítač asynchronní Odpověď D: čítač synchronní Otázka č. 18 Vstup? obvodu je Odpověď A: set Odpověď B: reset Odpověď C: datový vstup Odpověď D: hodinový vstup Otázka č. 19 Na obrázku je Odpověď A: sekvenční logický obvod u něhož stav výstupu závisí nejen na stavu paměti ale i na stavu vstupu Odpověď B: sekvenční logický obvod u něhož stav výstupu závisí jen na stavu paměti ale už ne na stavu vstupu Odpověď C: kombinační logický obvod u něhož stav paměti závisí nejen na stavu paměti ale i na stavu vstupu Odpověď D: kombinační logický obvod u něhož stav paměti závisí jen na stavu paměti a na stavu vstupu

7 z 16 11.5.2009 11:33 Otázka č. 20 Na obrázku je integrovaný obvod 74164 obsahující Odpověď A: paralelní registr sestavený z 8-mi T klopných obvodů Odpověď B: paralelní registr sestavený z 8-mi D klopných obvodů Odpověď C: posuvný registr sestavený z 8-mi T klopných obvodů Odpověď D: posuvný registr sestavený z 8-mi D klopných obvodů Otázka č. 21 Vstup C na obrázku slouží k Odpověď A: k řízení propuštění vstupní informace u tohoto kombinačního logického obvodu na výstupy Odpověď B: nastavení obvodu do výchozího stavu Odpověď C: vyresetování obvodu Odpověď D: inicializaci přepisu informace ze vstupů 1D až 8D na výstupy Otázka č. 22 U blokového schéma se v části označené otazníkem používají Odpověď A: jenom kombinační logické obvody např. NOT, AND, OR, AND, NAND, XOR. Odpověď B: jenom kombinační logické obvody např. JK-KO T-KO a D-KO Odpověď C: jenom klopné obvody např. JK-KO T-KO a D-KO Odpověď D: nejenom klopné obvody ale i kombinační logické obvody např. např. NOT, AND, OR, AND, NAND, XOR. Otázka č. 23 Na obrázku je

8 z 16 11.5.2009 11:33 Odpověď A: synchronní RS klopný obvod Odpověď B: asynchronní RS klopný obvod Odpověď C: T klopný obvod postavený z RS klopného obvodu Odpověď D: RS klopný obvod master - slave Otázka č. 24 U D-klopného obvodu platí Odpověď A: Je-li na vstupu D log. 0 bude na výstupu log. 1 a naopak Odpověď B: Co je na vstupu D bude také na výstupu Q Odpověď C: Co je na vstupu D je také na výstupu Q Odpověď D: Pokud je na vstupu D log.0 pamatuje si a pokud je na vstupu log. "1" mění stav na opačný Otázka č. 25 Tento klopný obvod bude ve stavu paměti pokud na vstupech bude Odpověď A: horní vstup log. "0", dolní vstup log. "0" Odpověď B: horní vstup log. "1", dolní vstup log. "1" Odpověď C: horní vstup log. "1", dolní vstup log. "0" Odpověď D: horní vstup log. "0", dolní vstup log. "1" Otázka č. 26 Pro který obvod platí grafické průběhy? (první průběh = vstup obvodu ) Odpověď A: čítač M3 vpřed Odpověď B: čítač M3 vzad Odpověď C: čítač M8 vpřed Odpověď D: čítač M8 vzad Otázka č. 27 K ošetření tlačítka proti zákmitovým jevů je použit

9 z 16 11.5.2009 11:33 Odpověď A: JK klopný obvod s negovanými vstupy Odpověď B: modifikovaný RS klopný obvod s negovanými vstupy Odpověď C: RST klopný obvod Odpověď D: klasický RS klopný obvod Otázka č. 28 Jakou frekvenci naměříme na výstupu z posledního klopného obvodu Odpověď A: 1000 Hz Odpověď B: 500 Hz Odpověď C: 250 Hz Odpověď D: 125 Hz Otázka č. 29 Pr o T klopný obvod platí definice: Odpověď A: Co je na vstupu je také na výstupu Odpověď B: Co je na vstupu bude na výstupu Odpověď C: Obvod změní svůj stav na opačný při log.0 a pamatuje při log.1 na vstupu Odpověď D: Obvod si pamatuje při log.0 a změní svůj stav na opačný při log.1 na vstupu T Otázka č. 30 D klopný obvod je zapojen

10 z 16 11.5.2009 11:33 Odpověď A: jako časovač pro realizaci SLO Odpověď B: jako seriový registr Odpověď C: jako paralelní registr Odpověď D: jako čítač M2 Otázka č. 31 Na obrázku je Odpověď A: asynchronní čítač Odpověď B: paralelní registr Odpověď C: synchronní čítač Odpověď D: posuvný registr Otázka č. 32 Na obrázku je obvod pro řízení dvou LED mající pouze dva vstupy. Uvnitř tohoto obvodu je Odpověď A: 10 x D-KO zapojených jako posuvný registr Odpověď B: 10 x T-KO zapojených jako posuvný registr Odpověď C: 10 x D-KO zapojených jako čítač synchronní Odpověď D: 10 x D-KO zapojených jako čítač asynchronní Otázka č. 33 Na obrázku jsou vyjma převodníků kódu a zobrazovací jednotky ještě dva

11 z 16 11.5.2009 11:33 Odpověď A: paralelní 4 bitové registry Odpověď B: posuvné 4 bitové registry Odpověď C: čítač M60 Odpověď D: dekadické čítače Otázka č. 34 Na obrázku je s s převodníkem a zobrazovací jednotkou ještě Odpověď A: čítač M6 Odpověď B: posuvný registr Odpověď C: paralelní registr do 10 Odpověď D: čítač M100 Otázka č. 35 Na obrázku je schéma Odpověď A: obvodu, který je schopen zjistit počet vstupních impulsů Odpověď B: sčítačka Odpověď C: odečítačky Odpověď D: obvodu, který je schopen převést sériovou informaci na paralelní

12 z 16 11.5.2009 11:33 Otázka č. 36 Na obrázku je blokové schéma Odpověď A: vratného čítače M100 Odpověď B: sčítačky Odpověď C: posuvného registru Odpověď D: paralelního registru Otázka č. 37 Na obrázku je schéma zapojení Odpověď A: asynchronního čítače M16 Odpověď B: posuvného registru Odpověď C: paralelního registru Odpověď D: synchronního čítače M16 Otázka č. 38 Pro který obvod platí grafické průběhy? (první průběh = vstup obvodu ) Odpověď A: čítač modulo 3 Odpověď B: dělička kmitoču 1:6 Odpověď C: dekadický čítač Odpověď D: paralelní registr Otázka č. 39 Na obrázku je graf přechodu pro

13 z 16 11.5.2009 11:33 Odpověď A: vratný čítač modulo 6 Odpověď B: čítač vpřed modulo 6 Odpověď C: čítač vzad modulo 6 Odpověď D: SLO s 4-mi klopnými obvody JK-KO Otázka č. 40 Na obrázku jsou grafické průběhy pro? (první průběh = vstup obvodu ) Odpověď A: čítač modulo 3 vpřed Odpověď B: čítač modulo 3 vzad Odpověď C: 8 -bitový čítač vzad Odpověď D: 3 -bitový čítač vpřed Otázka č. 41 Schéma zapojení platí pro Odpověď A: paralelní registr Odpověď B: posuvný registr Odpověď C: asynchronní čítač M8 Odpověď D: synchronní čítač M8 Otázka č. 42 Na obrázku je graf přechodu

14 z 16 11.5.2009 11:33 Odpověď A: dekadického čítače vpřed Odpověď B: čítače M8 vpřed Odpověď C: dekadického čítače vzad Odpověď D: čítače M8 vzad Otázka č. 43 Podle grafu přechodu JK-KO platí pro označené hrany otazníkem definice, že obvod Odpověď A: bude ve stavu paměti Odpověď B: změní svůj stav na opačný Odpověď C: bude mít na výstupu "1" Odpověď D: bude mít na výstupu "0" Otázka č. 44 Na obrázku je graf přechodu pro Odpověď A: JK-KO Odpověď B: RS-KO Odpověď C: T-KO Odpověď D: D-KO Otázka č. 45 Schéma zapojení, které vzniklo z RS-KO platí pro Odpověď A: RST klopný obvod Odpověď B: JK klopný obvod

15 z 16 11.5.2009 11:33 Otázka č. 46 Odpověď C: Modifikovaný RS-KO master-slave Odpověď D: pralelní registr Schéma zapojení platí pro Odpověď A: paralelní registr s D-KO Odpověď B: asynchronní čítač Odpověď C: synchronní čítač Odpověď D: posuvný registr s D-KO Otázka č. 47 NA obrázku je schéma pro Odpověď A: JK klopný obvod Odpověď B: RST klopný obvod Odpověď C: Modifikovaný RS-KO s negovanými vstupy Odpověď D: RS klopný obvod Otázka č. 48 U klopného obvodu platí definice Odpověď A: obvod změní stav na opačný při log. 0 na vstupech Odpověď B: obvod si pamatuje při log. 0 na vstupech

16 z 16 11.5.2009 11:33 Otázka č. 49 Odpověď C: obvod si pamatuje při log. 1 na vstupech Odpověď D: obvod změní stav na opačný při log. 1 na vstupech Schéma zapojení, které vzniklo návrhem z RS KO je Odpověď A: T klopný obvod Odpověď B: D klopný obvod Odpověď C: synchronní T-KO Odpověď D: synchronní D-KO Otázka č. 50 Na obrázku je Odpověď A: dekadický čítač Odpověď B: čítač binární synchronní Odpověď C: čítač asynchronní M8 Odpověď D: paralelní registr