Projekt Pospolu. Sekvenční logické obvody Klopné obvody. Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych.

Podobné dokumenty
SEKVENČNÍ LOGICKÉ OBVODY

Sekvenční logické obvody

Klopný obvod typu D, dělička dvěma, Johnsonův kruhový čítač

ASYNCHRONNÍ ČÍTAČE Použité zdroje:

BDIO - Digitální obvody

Sekvenční logické obvody

Logické funkce a obvody, zobrazení výstupů

Registry a čítače část 2

Logické obvody. Přednáška 6. Prof. RNDr. Peter Mikulecký, PhD.

Zvyšování kvality výuky technických oborů

PODPORA ELEKTRONICKÝCH FOREM VÝUKY

OVLÁDACÍ OBVODY ELEKTRICKÝCH ZAŘÍZENÍ

Projekt realizovaný na SPŠ Nové Město nad Metují. s finanční podporou v Operačním programu Vzdělávání pro konkurenceschopnost Královéhradeckého kraje

3. Sekvenční logické obvody

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

Návrh čítače jako automatu

5. Sekvenční logické obvody

VY_32_INOVACE_OV_2.ME_CISLICOVA_TECHNIKA_19_SPOJENI KOMBINACNICH_A_SEKVENCNICH_OBVODU Střední odborná škola a Střední odborné učiliště, Dubno


Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno od tří rezistorů s hodnotou 5 kω.

Typy a použití klopných obvodů

Architektura počítačů Logické obvody

Architektura počítačů Logické obvody

Zvyšování kvality výuky technických oborů

DUM 11 téma: Klopné obvody výklad

BISTABILNÍ KLOPNÉ OBVODY, ČÍTAČE

2.9 Čítače Úkol měření:

Logické obvody 10. Neúplné čítače Asynchronní čítače Hazardy v kombinačních obvodech Metastabilita Logické obvody - 10 hazardy 1

Číslicová technika 2. část učební texty (HS - určeno pro potřebu SPŠ Zlín) Str.: - 1 -

Cíle. Teoretický úvod. BDIO - Digitální obvody Ústav mikroelektroniky Sekvenční logika - debouncer, čítače, měření doby stisknutí tlačítka Student

VY_32_INOVACE_CTE_2.MA_18_Čítače asynchronní, synchronní. Střední odborná škola a Střední odborné učiliště, Dubno Ing.

Číslicové obvody základní pojmy

1 Zadání. 2 Teoretický úvod. 4. Generátory obdélníkového signálu a MKO

Návrh asynchronního automatu

Cíle. Teoretický úvod

Návrh synchronního čítače

Úloha 9. Stavové automaty: grafická a textová forma stavového diagramu, příklad: detektory posloupností bitů.

Konečný automat. Studium chování dynam. Systémů s diskrétním parametrem číslic. Počítae, nervové sys, jazyky...

Úvod do informačních technologií

Elektronika pro informační technologie (IEL)

PROGRAMOVATELNÉ LOGICKÉ OBVODY

1. sekvenčné klopné obvody

... sekvenční výstupy. Obr. 1: Obecné schéma stavového automatu

4. Elektronické logické členy. Elektronické obvody pro logické členy

Logické řízení. Náplň výuky

Elektronika pro informační technologie (IEL)

Úplný systém m logických spojek. 3.přednáška

KOMBINAČNÍ LOGICKÉ OBVODY

1. 5. Minimalizace logické funkce a implementace do cílového programovatelného obvodu CPLD

Číselné vyjádření hodnoty. Kolik váží hrouda zlata?

Sylabus kurzu Elektronika

Úvod do informačních technologií

LOGICKÉ OBVODY J I Ř Í K A L O U S E K

Technická kybernetika. Obsah. Klopné obvody: Použití klopných obvodů. Sekvenční funkční diagramy. Programovatelné logické automaty.

18A - PRINCIPY ČÍSLICOVÝCH MĚŘICÍCH PŘÍSTROJŮ Voltmetry, A/D převodníky - principy, vlastnosti, Kmitoměry, čítače, fázoměry, Q- metry

mové techniky budov Osnova Základy logického Druhy signálů

Aut 2- úvod, automatické řízení, ovládací technika a logické řízení

Inovace bakalářského studijního oboru Aplikovaná chemie. Reg. č.: CZ.1.07/2.2.00/

STŘEDNÍ PRŮMYSLOVÁ ŠKOLA STROJNICKÁ A STŘEDNÍ ODBORNÁ ŠKOLA PROFESORA ŠVEJCARA, PLZEŇ, KLATOVSKÁ 109. Miroslav Hůrka MECHATRONIKA

k DUM 20. pdf ze šablony 1_šablona_automatizační_technika_I 01 tematický okruh sady: logické obvody

Struktura a architektura počítačů (BI-SAP) 4

Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011

Prezentace do předmětu Architektury a použití programovatelných obvodů 2

Struktura a architektura počítačů (BI-SAP) 3

Způsoby realizace této funkce:

1 Digitální zdroje. 1.1 Převod digitálních úrovní na analogový signál. Cílem cvičení je osvojení práce s digitálními zdroji signálu.

Zvyšování kvality výuky technických oborů

Otázka 10 - Y36SAP. Zadání. Logické obvody. Slovníček pojmů. Základní logické členy (hradla)

Schmittův klopný obvod

Logické systémy a jejich návrh

Maturitní témata oboru: L/01 MECHANIK ELEKTROTECHNIK. Automatizované systémy řízení

Obsah DÍL 1. Předmluva 11

Základy logického řízení

Digitální obvody. Doc. Ing. Lukáš Fujcik, Ph.D.

I N V E S T I C E D O R O Z V O J E V Z D Ě L Á V Á N Í. výstup

Nízkofrekvenční (do 1 MHz) Vysokofrekvenční (stovky MHz až jednotky GHz) Generátory cm vln (až desítky GHz)

Tlačítka. Konektor programování

PRIEMYSELNÁ INFORMATIKA LOGICKÉ RIADENIE preklápacie obvody v k

Hlídač světel automobilu

LOGICKÉ SYSTÉMY PRO ŘÍZENÍ

Systém řízení sběrnice

Metody návrhů řešení elektropneumatických úloh

MĚŘIČ REAKČNÍ DOBY NA OPTICKÉ PODNĚTY

Univerzita Tomáše Bati ve Zlíně

2-LC: ČÍSLICOVÉ OBVODY

TECHNICKÝ POPIS MODULU GRAFIK =============================

2. ÚVOD DO OVLÁDACÍ TECHNIKY

Kombinační automaty (logické obvody)

Studium klopných obvodů

Maturitní témata. pro ústní část profilové maturitní zkoušky. Dne: Předseda předmětové komise: Ing. Demel Vlastimil

FAKULTA ELEKTROTECHNICKÁ KATEDRA MĚŘENÍ. Tutoriál digitálního návrhu v Cadence pro studenty informatiky

MĚŘENÍ HRADLA 1. ZADÁNÍ: 2. POPIS MĚŘENÉHO PŘEDMĚTU: 3. TEORETICKÝ ROZBOR. Poslední změna

Název projektu: EU peníze školám. Základní škola, Hradec Králové, M. Horákové 258

MECHATRONIKA SCHÉMATA - 1. Petr Jurčík

REG10 návod k instalaci a použití 2.část Univerzální časovač a čítač AVC/ 02

Simulace číslicových obvodů (MI-SIM) zimní semestr 2010/2011

Témata profilové maturitní zkoušky

Úvod do počítačových architektur

Sekvenční logické obvody(lso)

Transkript:

Projekt Pospolu Sekvenční logické obvody Klopné obvody Autorem materiálu a všech jeho částí, není-li uvedeno jinak, je Ing. Jiří Ulrych.

Rozlišujeme základní druhy klopných sekvenčních obvodů: Klopný obvod RS Klopný obvod RST Klopný obvod typu D Dvojčinný klopný obvod RST Dvojčinný klopný obvod JK

Základní charakteristika sekvenčních logických obvodů: Hodnoty výstupních proměnných nezávisí pouze na hodnotách vstupních proměnných. Sekvenční logický obvod se skládá z části kombinační a paměťové. Paměťová část obvodu je realizována kombinačním obvodem se zpětnou vazbou. Obvod uchovává informaci i po změně vstupních hodnot. Kromě vstupních hodnot sledujeme i vnitřní stav obvodu. Stejné hodnoty převedené na vstup nemusí vyvolat stejnou odezvu na výstupu. Záleží na stavu vnitřních proměnných.

Rozdělení sekvenčních logických obvodů 1. Asynchronní při změnách na vstupu je okamžitá odezva do stavu sekvenčního obvodu rychlost odezvy bude záležet jen na kvalitě elektronického obvodu 2. Synchronní je zaveden řídící synchronizační hodinový signál stav obvodu se mění až po změně hodinového signálu

Podle reakce na řídící signál synchronní obvody dělíme na: a) úrovňové obvody Obvod reaguje průběžně na změny hodinového signálu. b) hranové obvody Obvod reaguje na vstupní proměnné jen po detekci náběžné nebo sestupné hrany hodinového signálu.

Podle počtu stabilních stavů dělíme klopné obvody na: Bistabilní obvody mají dva stabilní stavy pomocí signálu přivedeného na vstup je možné stavy přepínat obvody se používají např. jako paměťové prvky Monostabilní obvod má jeden stabilní stav v tomto stavu může obvod setrvat libovolnou dobu po přepnutí do druhého nestabilního stavu se obvod sám vrací do stavu původního obvody se používají např. jako zpožďovací prvky

Astabilní obvody nemají žádný stabilní stav dochází k neustálému překlápění mezi dvěma stavy výstupní signály jsou periodické impulsy četnost výstupu impulsů závisí na parametrech obvodu obvody se používají např. jako zdroj taktovacího signálu Schmittův klopný obvod zvláštní typ klopného obvodu používá se např. k úpravě tvaru impulzů

Logické funkce realizujeme pomocí základních logických členů. Spojením členů získáme logický obvod. Pro kreslení logických obvodů používáme normované značky logických členů. Ve většině zahraničních katalogů se používá americké značení členů. V ČR se velice používalo a stále používá značení podle ČSN.

Klopný obvod RS Obvod má vstupy S (Set nastavení) a R (Reset nulování). Klopný obvod zůstává v předchozím stavu, když S = 0, R = 0. Když S = 1, R = 0, pak klopný obvod přechází do stavu logické 1 na výstupu. Tento stav trvá i po skončení signálu na vstupu S. Když S = 0, R = 1, pak klopný obvod přechází do stavu logické 0 na výstupu. Tento stav trvá i po skončení signálu na vstupu R. Když S = 1, R = 1, pak obvod přechází do stavu logické 1 na obou výstupech. Tento stav je neslučitelný s funkcí obvodu a považujeme ho za zakázaný.

obvod RS sestavený z hradel NOR pravdivostní tabulka obvodu

Klopný obvod RST Při požadavku záznamu informace ze vstupu v daném časovém intervalu doplňujeme obvod o připojení taktovacího signálu. Vstup R (Reset) slouží k uvedení výstupu do stavu logické 0. Vstup S (Set) uvede výstup do stavu logické 1. Vstup T (Taktovací impuls) slouží k ovládání obvodu v definovaných časových intervalech. Stav R = S = 1 je opět zakázaným stavem jako u obvodu RS.

Klopný obvod RST sestavený z hradel NAND Schéma sestaveno v simulačním prostředí logických obvodů

Dvojčinný klopný obvod RST obvod je složen ze dvou klopných obvodů RST dvojčinný klopný obvod je řízen sestupnou nebo náběžnou hranou u jednoduchého RST je zaznamenána změna na výstupu po celou dobu trvání taktovacího impulsu

Klopný obvod typu D klopný obvod D získáme ze synchronního RST obvodu spojením vstupů S a R přes invertor zapojením zabráníme vzniku zakázaného stavu na výstupu klopného obvodu

Dvojčinný klopný obvod JK klopný obvod JK znamená určité vylepšení původního klopného obvodu RS na rozdíl od klopného obvodu D zachovává klopný obvod JK oba řídící signály pro nastavení a nulování v tomto případě označujeme J jako nastavení vstup K označujeme jako nulování v klopném obvodu JK je zavedena zpětná vazba z výstupů

Klopný obvod JK sestavený z hradel NAND Schéma sestaveno v simulačním prostředí logických obvodů

Úkol č. 1: Vyjmenuj základní druhy klopných obvodů. Úkol č. 2: Jaký je rozdíl mezi kombinačním a sekvenčním logickým obvodem? Úkol č. 3: Vysvětlete rozdíl mezi asynchronním a synchronním obvodem. Úkol č. 4: Popište rozdíl mezi astabilním, bistabilním a monostabilním obvodem. Úkol č. 5: Popiš funkci vstupů Set a Reset. Úkol č. 6: Vysvětlete funkci taktovacího kmitočtu v obvodu.