Sigma-delta modulátor

Podobné dokumenty
Binární data. Číslicový systém. Binární data. Klávesnice Snímače polohy, dotykové displeje, myš Digitalizovaná data odvozená z analogového signálu

Analogově číslicové převodníky

elektrické filtry Jiří Petržela filtry se spínanými kapacitory

31SCS Speciální číslicové systémy Antialiasing

Abychom se vyhnuli užití diferenčních sumátorů, je vhodné soustavu rovnic(5.77) upravit následujícím způsobem

Tel-30 Nabíjení kapacitoru konstantním proudem [V(C1), I(C1)] Start: Transient Tranzientní analýza ukazuje, jaké napětí vytvoří proud 5mA za 4ms na ka

Operační zesilovač (dále OZ)

Operační zesilovače. U výst U - U +

- DAC - Úvod A/D převodník převádějí analogové (spojité) veličiny na digitální (nespojitou) informaci. Základní zapojení převodníku ukazuje obr.

Téma Analogo Číslicové Převodníky AČP. 1.1 AČP s postupnou aproximací

OPERA Č NÍ ZESILOVA Č E

Návrh frekvenčního filtru

Studium tranzistorového zesilovače

Osnova. Idea ASK/FSK/PSK ASK Amplitudové... Strana 1 z 16. Celá obrazovka. Konec Základy radiotechniky

A/D převodníky, D/A převodníky, modulace

18A - PRINCIPY ČÍSLICOVÝCH MĚŘICÍCH PŘÍSTROJŮ Voltmetry, A/D převodníky - principy, vlastnosti, Kmitoměry, čítače, fázoměry, Q- metry

Zvyšující DC-DC měnič

Signál v čase a jeho spektrum

PŘELAĎOVÁNÍ AKTIVNÍCH FILTRŮ POMOCÍ NAPĚŤOVĚ ŘÍZENÝCH ZESILOVAČŮ

Snímání biologických signálů. A6M31LET Lékařská technika Zdeněk Horčík Katedra teorie obvodů

Základy a aplikace digitálních. Katedra radioelektroniky (13137), blok B2, místnost 722

Title: IX 6 11:27 (1 of 6)

Přednáška v rámci PhD. Studia

Analogově-číslicové převodníky ( A/D )

Fakulta biomedic ınsk eho inˇzen yrstv ı Elektronick e obvody 2016 prof. Ing. Jan Uhl ıˇr, CSc. 1

Na trh byl uveden v roce 1971 firmou Signetics. Uvádí se, že označení 555 je odvozeno od tří rezistorů s hodnotou 5 kω.

A/D převodníky - parametry

evodníky Univerzita Tomáše Bati ve Zlíně Ústav elektrotechniky a měření Přednáška č. 14 Milan Adámek adamek@fai.utb.cz U5 A

Číslicový Voltmetr s ICL7107

2. NELINEÁRNÍ APLIKACE OPERAČNÍCH ZESILOVAČŮ

Mějme obvod podle obrázku. Jaké napětí bude v bodech 1, 2, 3 (proti zemní svorce)? Jaké mezi uzly 1 a 2? Jaké mezi uzly 2 a 3?

Fyzikální praktikum 3 Operační zesilovač

VY_32_INOVACE_ENI_2.MA_05_Modulace a Modulátory

POZNÁMKY K ZADÁNÍ PREZENTACÍ - 17BBEO - TÉMA 2

I. Současná analogová technika

1.6 Operační zesilovače II.

Základní vztahy v elektrických

Ideální frekvenční charakteristiky filtrů podle bodu 1. až 4. v netypických lineárních souřadnicích jsou znázorněny na následujícím obrázku. U 1.

Direct Digital Synthesis (DDS)

(s výjimkou komparátoru v zapojení č. 5) se vyhněte saturaci výstupního napětí. Volte tedy

Oscilátory. Oscilátory s pevným kmitočtem Oscilátory s proměnným kmitočtem (laditelné)

ZDROJE MĚŘÍCÍHO SIGNÁLU MĚŘÍCÍ GENERÁTORY

Operační zesilovač, jeho vlastnosti a využití:

Studium klopných obvodů

II. Nakreslete zapojení a popište funkci a význam součástí následujícího obvodu: Integrátor s OZ

Kompenzovaný vstupní dělič Analogový nízkofrekvenční milivoltmetr

DSY-4. Analogové a číslicové modulace. Evropský sociální fond Praha & EU: Investujeme do vaší budoucnosti

- + C 2 A B V 1 V 2 - U cc

Stejnosměrné měniče. přednášky výkonová elektronika

9. PRINCIPY VÍCENÁSOBNÉHO VYUŽITÍ PŘENOSOVÝCH CEST

VY_32_INOVACE_E 15 03

VYSOKÉ UČENÍ TECHNICKÉ V BRNĚ ANALOGOVÝ SPÍNAČ PRO APLIKACE V TECHNICE SPÍNANÝCH PROUDŮ

Quantization of acoustic low level signals. David Bursík, Miroslav Lukeš

Nízkofrekvenční (do 1 MHz) Vysokofrekvenční (stovky MHz až jednotky GHz) Generátory cm vln (až desítky GHz)

LC oscilátory s transformátorovou vazbou

3. Kmitočtové charakteristiky

2. GENERÁTORY MĚŘICÍCH SIGNÁLŮ II

Teorie úlohy: Operační zesilovač je elektronický obvod, který se využívá v měřící, výpočetní a regulační technice. Má napěťové zesílení alespoň A u

3. D/A a A/D převodníky

Pulzní (diskrétní) modulace

Číslicové obvody základní pojmy

Základní principy přeměny analogového signálu na digitální

SEKVENČNÍ LOGICKÉ OBVODY

Prvky a obvody elektronických přístrojů II

Osnova přednášky. Univerzita Jana Evangelisty Purkyně Základy automatizace Vlastnosti regulátorů

Praktické výpočty s komplexními čísly (především absolutní hodnota a fázový úhel) viz např. vstupní test ve skriptech.

Nelineární obvody. V nelineárních obvodech však platí Kirchhoffovy zákony.

Přednáška v rámci PhD. Studia

Číselné vyjádření hodnoty. Kolik váží hrouda zlata?

Kapitola 9: Návrh vstupního zesilovače

Czech Technical University in Prague Faculty of Electrical Engineering. Fakulta elektrotechnická. České vysoké učení technické v Praze

Obrázek č. 1 : Operační zesilovač v zapojení jako neinvertující zesilovač

Externí 12V / 200 ma (adaptér v příslušenství)

polyfázové filtry (multirate filters) cascaded integrator comb filter (CIC) A0M38SPP - Signálové procesory v praxi - přednáška 8 2

1. Základy teorie přenosu informací

Projekt - Voltmetr. Přednáška 3 - část A3B38MMP, 2015 J. Fischer kat. měření, ČVUT - FEL, Praha. A3B38MMP, 2015, J.Fischer, kat. měření, ČVUT - FEL 1

Srovnání kvality snímání analogových veličin řídících desek se signálovým procesorem Motorola DSP56F805. Úvod. Testované desky

6 Algebra blokových schémat

Základní vlastnosti číslicového voltmetru s měřicím usměrňovačem

Zesilovače biologických signálů, PPG. A6M31LET Lékařská technika Zdeněk Horčík, Jan Havlík Katedra teorie obvodů

Modelování a simulace Lukáš Otte

Otázka 22(42) Přístroje pro měření signálů, metody pro měření v časové a frekvenční doméně. Přístroje

popsat princip činnosti základních zapojení čidel napětí a proudu samostatně změřit zadanou úlohu

Automatizační technika. Regulační obvod. Obsah

Počítačové sítě. Lekce 5: Základy datových komunikací

teorie elektronických obvodů Jiří Petržela analýza šumu v elektronických obvodech

KOREKTORY FREKVENČNÍ CHARAKTERISTIKY NFZ

FAKULTA INFORMAČNÍCH TECHNOLOGIÍ

elektrické filtry Jiří Petržela aktivní filtry

Zpětná vazba a linearita zesílení

Rezonanční řízení s regulací proudu

5. A/Č převodník s postupnou aproximací

PROTOKOL O LABORATORNÍM CVIČENÍ - AUTOMATIZACE

Předmět A3B31TES/Př. 13

1. Navrhněte a prakticky realizujte pomocí odporových a kapacitních dekáda derivační obvod se zadanou časovou konstantu: τ 2 = 320µs

Experiment s FM přijímačem TDA7000

4.2. Modulátory a směšovače

elektrické filtry Jiří Petržela všepropustné fázovací články, kmitočtové korektory

Obr. 1 Činnost omezovače amplitudy

elektrické filtry Jiří Petržela filtry založené na jiných fyzikálních principech

Transkript:

Sigma-delta modulátor Vladimír Kafka vkafa@seznam.cz Abstract: The aim of this work is to design a sigma-delta modulator using switched capacitors technology. Clock frequency of modulator should be.48mhz and input frequency range 5Hz to khz. Key-words: Sigma-delta modulator switched capacitors Abstrakt: Předmětem této práce bylo navrhnout modulátor sigma-delta s využitím techniky spínaných kapacitorů s hodinovým signálem.48mhz pro vstupní kmitočty 5Hz až khz. Klíčová slova: sigma-delta modulátor spínané kapacitory Úvod Sigma-delta ( Σ- ) modulátory jsou elektronické obvody, které převádějí vstupní analogový/digitální signál na diskrétní/analogový signál na výstupu. Svým principem vychází z delta modulace. Delta modulovaný signál přenáší informaci o změně vstupního napětí, pro rekonstrukci signálu je pak potřeba tento signál integrovat. V Σ- modulátoru je integrace ( formou sčítání ) předřazena řetězci. Protože se pracuje s diskretizací signálu, je nutné dodržet vzorkovací teorém, tedy vzorkovací kmitočet musí být více než dvakrát větší než nejvyšší frekvence v signálu obsažená. To v delta a Σ- modulaci jistě splněno bude, signál je vždy výrazně převzorkován již ze zadání je zřejmý žádaný poměr šířky pásma signálu k vzorkovací frekvenci. V našem případě 48kHz/kHz tj. převzorkování je přibližně x. Tato čísla dávají tušit, že využití Σ- převodníků bude omezeno poměrně nízkými vstupními frekvencemi Sigma-delta modulace. Modulátor Blokové schéma Σ- modulátoru je na obrázku. Modulátor se skládá ze sumátoru ( od vstupního signálu odečte signál zpětnovazební ), integrátoru ( napětí na jeho výstupu roste či klesá rychlostí úměrnou výstupu sumátoru ), komparátoru ( s digitálním výstupem, např. "H" pro vstup kladný a "L" pro vstup záporný ), paměti ( při vzestupné hraně hodinového signálu přenese vstupní úroveň na výstup a drží až do další vzestupné hrany ) a ve zpětné vazbě je zařazen D/A převodník ( jednobitový při vstupu "L" připojí na výstup V REF a při "H" +V REF ). Celé zapojení je systém se zavedenou zápornou zpětnou vazbou. Obr. : Blokové schéma Σ- modulátoru Pro vysvětlení funkce jsou na obrázku naznačené průběhy napětí za jednotlivými bloky. Ve zjednodušeném příkladu je uvažován konstantní vstupní signál. Pro pochopení je výhodné začít rozbor od prostřed. V obvodu jsou dvě místa se zapamatováním stavu integrátor a paměťová buňka. Zejména u integrátoru je potřeba znát výchozí stav. Uvažujme tedy výstup integrátoru INTEG v kladné hodnotě. Výstup navazujícího komparátoru KOMP tedy je "H" a při

příchodu první vzestupné hrany je přenesena na výstup OUT, zároveň je vstupem pro digitálně/analogový převodník, jehož výstup ZV je pak +V REF. Obr.. Příklad časových průběhů Tato hodnota se v sumátoru odečítá od vstupního napětí IN a jako SUM tvoří vstup integrátoru. SUM je po první vzestupné hraně hodin malý záporný signál, tedy INTEG pomalu klesá. Při příchodu druhé vzestupné hrany hodin je výstup integrátoru stále kladný, tedy na OUT se opět zapíše "H" a děj pokračuje. V dalším intervalu přejde výstup integrátoru do záporné hodnoty, což respektuje komparátor a KOMP přejde do "L", nic víc se však nezmění až do příchodu hodinového pulsu. Jeho vzestupná hrana přenese "L" na výstup OUT a tím D/A převodník ( DAC ) změní hodnotu ZV na V REF. V tom okamžiku se změní i součet SUM, který je pak kladný a větší než byl. Výstup integrátoru tedy poroste, poroste mnohem rychleji než předtím klesal, záhy přejde opět do kladné hodnoty, což se opět projeví na komparátoru a celý děj se v této smyčce neustále opakuje. Aby smyčka ZV zůstala uzavřena, musí vstupní napětí být v intervalu ( -V REF ; +V REF ). Rychlost růstu/poklesu napětí na výstupu integrátoru je úměrná ( proporcionální ) velikosti a polaritě vstupního napětí. Proto se Σ- modulace někdy nazývá pulsněproporcionální. Je tu jista podobnost s pulsněšířkovou ( PWM ) modulací. U obou je střední hodnota výstupního signálu úměrná vstupnímu signálu, ale u PWM je konstantní frekvence a šířka pulsu je hodnota spojitá, tedy lze říct, že PWM signál není diskrétní. Naproti tomu Σ- signál má hodinovými pulsy definovaný rastr do kterého musí šířka pulsů a mezer padnout. Signál je pak je reprezentován sledem růžně ( ale diskrétně ) širokých pulsů a mezer, kterých je v určitém časovém horizontu diskrétní počet, tedy výsledná střední hodnota je také diskrétní skutečně signál diskretizuje. Příklady signálu z idealizovaných simulací v Matlabu jsou v příloze.. Použití Σ- modulátory se používají zejména jako součást analogově/číslicových převodníků ( ADC ). Σ- ADC se skládá modulátoru, za který je zařazen decimační filtr. Tento filtr je již řešen plně číslicově a obstará tři činnosti, které budou vysvětleny v dalším textu. Na obrázku 3 je frekvenční spektrum Σ- signálu ( na výstupu modulátoru ) v simulaci programem Matlab. Simulace byla provedena s dostatečně dlouhou posloupností, ale na jednoduchém modelu. Modulátor byl buzen harmonickým signálem.5khz a hodinový kmitočet byl MHz. Power Spectral Density (db/ rad/sample) 3 3 4 Welch PSD Estimate 5...3.4.5.6.7.8.9 Normalized Frequency ( π rad/sample) Obr. 3 : Spektrum Σ- signálu Spektrální čára vstupního signálu.5khz je veliká db a je zdánlivě v počátku frekvenční osy, ale to je dáno měřítkem osy taktovací frekvencí ( osa je do π rad/sample MHz ). Zbytek spektra reprezentuje

kvantizační šum. Na kmitočtu do několika khz je zřejmě úroveň šumu cca o 6dB nižší než úroveň signálu, což je výhodné. Σ- modulátor využívá vysoký stupeň převzorkování, čímž rozprostře kvantizační šum do širokého spektra. Pro vyšší frekvence navíc úroveň šumu roste, což ale nevadí, protože vyšší frekvence prostě potlačíme výstupním filtrem. To je jeho první úkol. Druhým úkolem filtru je decimace signálu snížení jeho vzorkovacího kmitočtu. Celkově je zpravidla hodinový kmitočet decimován 64x až 56x ( tím se dostane ekvivalentní vzorkovací kmitočet i ten musí vyhovovat vzorkovacímu teorému ). Třetí úkol filtru je poskytnout výstupní digitální číslo v paralelní formě, kterou lze snadno dále číslicově zpracovat. Uveďme několik čísel na příkladu ADC firmy Analog Devices AD87. Lze jej nakonfigurovat do různých režimů. Taktovací kmitočet modulátoru je 6.44MHz, decimacní koeficient může být 64 nebo 8, tomu odpovídá ekvivalentní vzorkovací kmitočet 96kHz resp. 48kHz. Σ- modulátor je zde použit druhého řádu ( prosté rozšíření základního o druhou sumaci a integraci ), který dosahuje mnohem lepšího odstupu signálu od šumu. Jako decimační filtr je požit FIR implementovaný v zaintegrované DSP struktuře. A proč to všechno? Tyto převodníky dokáží výtečně potlačit šum, pro mnoho účelů dostačuje i jejich ekvivalentní vzorkovací kmitočet a hlavně jejich rozlišení bývá až 4 bitů. Takové lze dosáhnout snad jen integračními převodníky, ale s řádově nižší vzorkovací frekvencí. Druhým možným využitím je proporcionální regulace např. toných těles apod. kdy může být výhodnější než PWM vzhledem k dalšímu řízení. Dále je možná PWM za Σ- v zesilovačích. Těžko odhadnout praktické využití asi nebude valné, vzhledem k tomu že maximální frekvence výkonových prvků není dost vysoká na to, aby bylo možné dost velké převzorkování. Nejdůležitější význam je každopádně v převodnících, které jakkoliv se zdají pomalé jsou dost rychlé vzhledem k jejich rozlišení. 3 Spínané kapacitory Technologie spínaných kapacitorů ( SC ) je již dlouho známá a s příchodem technologie CMOS i poměrně snadno realizovatelná a dnes již i na poměrně vysokých kmitočtech. Motivací lze nalézt několik, nejpodstatnější však je náhrada některých součástek v integrovaných technologiích. Např. realizace lineárního odporu je problematická, drahá a výsledný odpor nemá přesnou hodnotu. Řešením je spínaný kapacitor. Lze také realizovat součástky "podivné", jako například záporný odpor. Lze pak realizovat např. "RC" filtr bez odporů, navíc přeladitelný pouze změnou taktovací frekvence spínačů. Další výhodou je definovatelnost sice nejsme schopni vyrobit integrovanou kapacitu s požadovanou přesností, ale poměr dvou kapacit na jednom čipu bude zachován mnohem přesněji. Při přechodu od odporů ke SC dochází k diskretizaci signálu v čase, tedy / je nutné dodržet vzorkovací teorém a / při matematickém popisu je třeba od Laplaceovy transformace přejít do Z-roviny. Nebudeme se zde pouštět do hlubokého studia, co bude použito v návrhu bude patřičně popsáno. Zde bych pouze uvedl základní náhradu rezistoru. Obr. 4 : Náhrada rezistoru Bude-li přepínač přepínán s frekvencí f, mezi svorkami může protékat proud vyrovnáváním náboje kapacitoru na napětí příslušné právě připojené svorky ( vztažené proti zemi ). Platí pak, že Rekv = C f Je vidět, že hodnotu odporu lze nastavit změnou frekvence ( tedy realizovat například ) přeladění filtru.

4 Sigma-delta modulátor s SC 4. Návrh Při návrhu jsem přímo vyšel z blokového schématu z obrázku ( stejný jako obrázek 5 ). Obr. 7 : Zavedení SC Obr. 5 : Blokové schéma Σ- modulátoru Ze zdrojů využívajících nábojové pumpy je známo, že náboje lze snadno sčítat. Bude tedy výhodné přidat další pár spínačů a zpětnovazební napětí odečítat od vstupního právě v integrátoru. Situace pak je znázorněna na obrázku 8. Idealizovaný integrátor a komparátor nahradil součástkami bližšími realitě, viz obrázek 6. Obr. 8 : Přičtení ZV Obr. 6 : Analogové náhrady Jak bylo uvedeno, odpor lze nahradit SC, tedy dostaneme obvod na obrázku 7. Rezistor je nahrazen podle obrázku 4. V SC technologiích nejsou realizovatelné přepínače, proto se nahradí dvěma spínači, které spínají v protifázi. Zde je vidět, že integrátor funguje přenášením náboje ze vstupního kondenzátoru, který se v první fázi nabije na vstupní napětí a ve druhé fázi vybije na nulu ( virtuální zkrat na vstupu zesilovače ) a celý svůj náboj předá kondenzátoru ve zpětné vazbě. Nyní vyřešíme DAC. Požadavek byl, aby při vstupu "L" připojil na výstup V REF a při "H" +V REF. Protože se však napětí v investoru sčítají, je nutno požadavek obrátit tím dojde k odečtení. Naznačení funkce je na obrázku 9, přepínač pak opět nahradíme spínači. Obr. 9 : Funkce DAC

Nastal zde však nový problém REF+ a REFmusí být symetrické a vztažené oproti zemi. To je však není konstrukčně výhodné, nejlepší je použít jedinou referenci. Můžeme obvod přizpůsobit tak, jak je znázorněno na obrázku. Na obrázku je schéma Σ- modulátoru a průběhy řízení spínačů. Spínačů jsou dvě sady jedna řízená přímo taktovacím signálem ( označeny a, sepnuty, když CLK = "H" ) a jeho inverzí ( označení b, sepnuty při CLK = "L" ) a druhá výstupním signálem OUT ( spínače h sepnuty při OUT = "H" a l při OUT = "L" ). Při CLK = "H" jsou sepnuty spínače a a topologie obvodu je na obrázku ( předpokládejme např. OUT = "L" ). Obr. : Připojení reference Celkové schéma včetně časovacích signálů je na obrázku. Obr. : Topologie obvodu při sepnutých spínačích a ( a také l ) Obr. : Celkové schéma a časování Kapacitor C se nabije na hodnotu vstupního napětí. Na svorky REF musí být připojeno referenční napětí, které nemusí ( ale může ) být v jakémkoliv vztahu vůči zemi. Prakticky by asi svorka REF- byla uzemněna a REF+ připojena na referenční zdroj V REF, které se zapamatuje na kapacitoru C3. Na pozici přepínačů realizujících DAC ( spínače řízené h a l ) ve fázi a nezáleží. Po přechodu do CLK = "L" budou sepnuty spínače b a topologie přejde do uspořádání naznačeného na obrázku 3. Svorky REF se úplně odpojí, kapacitor C3 se připojí jedním koncem na zem, druhým se přičte k vstupnímu napětí, zapamatovanému na C. Tím se dostáváme do situace, která výše byla žádána máme referenci vztaženou proti zemi a pomocí spínačů h a l ji lze pólovat kladně nebo záporně tím je realizována funkce DAC. Je tu však jeden detail, kterému je dobré věnovat pozornost. Nejedná se totiž v pravém smyslu o referenční napětí, ale o referenční náboj. Na obrázku 3 je zřejmá sériová konfigurace C-C3 při

sepnutí spínačů b. Protože na vstupu zesilovače SC je virtuální zkrat, výsledné napětí na C-C3 je nulové, tj. musela část jejich náboje odejít a je uložena do integračního kapacitoru C tato část je právě hodnota daná rozdílem nábojů na C a C3. Při realizaci C=C3 je rozdíl nábojů roven rozdílu napětí. Zde je vidět, že opravdu funguje sčítání vestavěné do bloku spínaného integrátoru. Podle stavu výstupu OUT se nastaví spínače h a l, tím se polarizace připojení C3 k C a tím přičtení/odečtení V REF. posouvat k vyšším hodnotám. Při simulacích jsem používal C=C=C3=pF, pro integraci by bylo zajímavé pokusit se tyto hodnoty co nejvíce snížit pro minimalizaci plochy čipu. Ve většině simulací jsem neuvažoval odpor sepnutého spínače, ale ověřil jsem i tento vliv. Na výstup neměla fatální vliv ani hodnota odporu sepnutého spínače až do cca kω, což je hodnota v CMOS technologii realizovatelná bez valných problémů. K simulaci jsem použil program Electronics Workbench, jeho výstup pro harmonický vstupní signál je v příloze vstup vs. výstup a dále vstup vs. integrátor. Obr. 3: Topologie obvodu při sepnutých spínačích b ( a spínačích l ) Protože integrátor s SC je řešen jako invertující je také komparátor SC invertující a celková polarita je správná. Komparátor SC je třeba vyřešit tak, aby jeho výstup byl napěťově kompatibilní se vstupem D-latch klopného obvodu ( např. v napěťových úrovních CMOS, dle použité technologie ). Hodnota integračního kapacitoru C v simulacích neměla na výsledky příliš velký vliv s rostoucí kapacitou se úměrně snižoval rozkmit na výstupu integrátoru, ale protože dále se vyhodnocuje jen znaménko není tento rozkmit důležitý. To platí v simulacích, v praxi to říci nelze. Reálně totiž komparátor SC bude mít nenulový offset a proto vy se hodilo kapacitu C volit menší, aby se zvětšil výstupní rozkmit integrátoru. Naproti tomu zesilovač SC bude mít nenulové vstupní proudy a také se projeví svodové proudy do dalších částí obvodu, které by mohly ovlivňovat naitegrovanou hodnotu a zejména při nízkých vstupních kmitočtech by mohly mít velký vliv a proto by bylo vhodné C 5 Vyhodnocení Účelem práce bylo navrhnout řešení Σ- modulátoru. Přibližná idea možného řešení byla předložena a simulována. Jedná se o jednu z nejjednodušších cest. Prakticky každý renomovaný výrobce integrovaných obvodů má ve své nabídce převodník se Σ- modulátorem, ale již jeho blokové schéma se značně liší od uvedeného. Σ- převodníky s využitím SC jsou zcela jistě výtečnou ale také již dostatečně propracovanou technologií pro vzorkování zvuku a podobných signálů, s velkým dynamickým rozsahem a ne příliš širokým spektrem, a od dalšího výzkumu v této oblasti bych již velká očekávání neměl.

- Simulace Matlab - konst buzeni. Simulace Matlab - konst buzeni.85 -...3.4.5.6 -...3.4.5.6...3.4.5.6 -...3.4.5.6...3.4.5.6...3.4.5.6.5.5...3.4.5.6...3.4.5.6

Simulace Matlab - harmonicke buzeni -.5.3.35.4.45.5.55.6.65 -.5.3.35.4.45.5.55.6.65.5.3.35.4.45.5.55.6.65.5.5.3.35.4.45.5.55.6.65

5 Simulace EWB - IN vs OUT - khz /.48MHz.5 5.5 Voltage (A) Voltage (B) -5 -.5 - - -5 -.5.574e-5 4.49e-5 6.743e-5 8.857e-5.857.349.44 Time (seconds)

6 Simulace EWB - IN vs INTEG - khz /.48MHz 3 4 Voltage (A) Voltage (B) - -4-6 -3.574e-5 4.49e-5 6.743e-5 8.857e-5.857.349.44 Time (seconds)